当前位置:主页 > 科技论文 > 电子信息论文 >

基于RapidIO的FPGA远程更新系统设计与实现

发布时间:2018-01-07 18:00

  本文关键词:基于RapidIO的FPGA远程更新系统设计与实现 出处:《雷达科学与技术》2017年05期  论文类型:期刊论文


  更多相关文章: 现场可编程门阵列 快速输入输出 远程更新 闪存 虚通道


【摘要】:现场可编程逻辑门阵列(FPGA)在航电系统领域广泛应用,但是采用JTAG方式更新FPGA程序,效率低下,易受设备环境限制而缺乏灵活性,已经难以满足工程应用的需求。提出了一种实现FPGA程序远程更新的方案,该方案采用RapidIO总线,以软件异构的方式,构建在线更新实时通信链路。通过以太网下发镜像升级文件,经SRIO交换网络传送至FPGA节点,写入FLASH配置空间,实现FPGA程序的远程更新。经过测试,验证了设计的正确性和可行性,并有效地提高了FPGA程序更新的速度。
[Abstract]:Field programmable gate array (FPGA) is widely used in the field of avionics system, but using the JTAG FPGA update procedure, low efficiency, easy equipment, environmental constraints and the lack of flexibility, has been difficult to meet the needs of engineering application. A remote update FPGA program, the program uses RapidIO bus to software heterogeneous way, build online update real-time communication link through Ethernet. The upgrade file issued by SRIO image exchange network is transmitted to the FPGA node, write FLASH configuration space, realize the remote update FPGA program. After the test, verify the feasibility and correctness of the design, and effectively improves the FPGA update speed.

【作者单位】: 中国电子科技集团公司第十研究所;
【基金】:所发展基金科研项目
【分类号】:TN791
【正文快照】: 0引言近年来,随着FPGA规模和性能的不断提升,使得FPGA在航电系统综合集成方向有着广泛的使用。通过构建通用的硬件处理平台,注入不同的FPGA软件,实现系统的多种功能,以支持系统长生命周期持续、迭代、滚动发展[1]。通常,FPGA程序更新都是通过JTAG下载电缆连接计算机进行配置,

【相似文献】

相关期刊论文 前10条

1 王玉欢;田泽;蔡叶芳;;RapidIO IP核的验证方法研究[J];计算机技术与发展;2011年07期

2 ;IDT推出针对嵌入式市场的高性能、低功耗串行RapidIO交换器[J];电子与电脑;2007年12期

3 何玉红;赵琨;;基于FPGA的RapidIO总线接口设计与实现技术[J];计算机与网络;2012年13期

4 刘洁,何宾,韩月秋;基于FPGA的RapidIO核接口芯片的设计和实现[J];微计算机应用;2004年02期

5 史卫民;施春辉;柴小丽;章乐;;基于FPGA的RapidIO-FC转接桥设计[J];计算机工程;2010年19期

6 施春辉;柴小丽;宋慰军;章乐;;基于SoPC的前端RapidIO接口设计[J];计算机工程;2011年20期

7 Ron Warner;;用FPGA实现第二代串行RapidIO吞吐量的优点[J];中国电子商情(基础电子);2011年12期

8 吴峰锋;贾嵩;王源;张大成;;一种低时延的串行RapidIO端点设计方案(英文)[J];北京大学学报(自然科学版);2013年04期

9 ;IDT推出全新Serial RapidIO Gen2交换器系列[J];电子与电脑;2010年07期

10 ;IDT推出采用Serial RapidIO的优化CPRI解决方案满足快速发展的无线市场[J];电子与电脑;2008年03期

相关会议论文 前2条

1 陈小波;胡封林;陈吉华;;一种应用于串行RapidIO的8B10B编解码器的设计[A];第十五届计算机工程与工艺年会暨第一届微处理器技术论坛论文集(A辑)[C];2011年

2 李晓欢;胡封林;刘仲;亓磊;;一种高速串行RapidIO时钟数据恢复电路的设计[A];第十六届计算机工程与工艺年会暨第二届微处理器技术论坛论文集[C];2012年

相关博士学位论文 前1条

1 姚磊;片上网络无虚通道容错路由技术研究[D];西安电子科技大学;2014年

相关硕士学位论文 前9条

1 宋晓芸;RapidIO交换芯片多播模块验证的设计与实现[D];东南大学;2016年

2 郭海英;RapidIO IP核的软硬件协同设计与验证方法研究[D];西安石油大学;2011年

3 亓磊;3.125Gbps高速串行RapidIO数据发送器设计[D];国防科学技术大学;2010年

4 汪波;基于RapidIO 2.1物理层IP核的数字控制电路的研究与设计[D];湖南大学;2015年

5 陈小波;3.125Gbps串行RapidIO接收器的设计[D];国防科学技术大学;2012年

6 邹黎;高速串行RapidIO下3.125Gbps CDR中相位插值器的设计[D];国防科学技术大学;2011年

7 孙锋;支持虚通道动态分配的片上网络路由器研究[D];广东工业大学;2016年

8 张香香;片上网络虚通道分配算法研究[D];西安电子科技大学;2012年

9 尚世同;基于虚通道的GALS点对点封装技术研究[D];西安电子科技大学;2012年



本文编号:1393617

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/1393617.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户c1142***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com