基于FPGA的高速峰值检测模块设计
发布时间:2018-05-21 11:20
本文选题:高速FPGA + 定位 ; 参考:《电子世界》2016年24期
【摘要】:本文是根据2016年集创北方企业杯赛题要求所设计的高速峰值检测模块,可以在640个16位宽的有符号数里,快速找到最高的5个峰值的位置,并将5个峰值点的行坐标及列坐标作为模块的输出。
[Abstract]:This paper is a high speed peak detection module designed according to the requirements of the 2016 set creation North Enterprise Cup competition. It can quickly find the highest 5 peak values in 640 16 bits wide signed numbers. The row coordinates and column coordinates of the five peaks are taken as the output of the module.
【作者单位】: 大连东软信息学院电子工程系;
【分类号】:TN791;TM935.3
,
本文编号:1918989
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/1918989.html