基于CNFET的三值脉冲式D触发器设计
发布时间:2018-06-24 12:48
本文选题:三值逻辑 + CNFET ; 参考:《宁波大学学报(理工版)》2016年01期
【摘要】:通过对脉冲式时序电路的研究,利用多值开关信号理论,设计基于碳纳米场效应晶体管的单边沿和双边沿三值脉冲式D触发器.该方案利用CNFET高速低功耗特征,结合多值逻辑电路的开关运算,简化函数表达式,优化电路结构,减少晶体管数量,达到了降低功耗的目的.经过HSPICE仿真结果表明,所设计的三值脉冲式D触发器具有正确的逻辑功能和低功耗特性.
[Abstract]:Based on the research of pulse timing circuit and the theory of multi-valued switch signal, the single-edge and dual-edge ternary pulse D flip-flop based on carbon nanoscale field effect transistor is designed. This scheme utilizes the characteristics of CNFET high speed and low power consumption, combines the switching operation of multivalued logic circuit, simplifies the function expression, optimizes the circuit structure and reduces the number of transistors, thus reducing the power consumption. The HSpice simulation results show that the ternary pulse D flip-flop has correct logic function and low power consumption.
【作者单位】: 宁波大学电路与系统研究所;
【基金】:国家自然科学基金(61234002) 浙江省自然科学基金(Z1111219)
【分类号】:TN783
【相似文献】
相关期刊论文 前10条
1 苏成富;D触发器在N/2分频电路中的应用[J];电测与仪表;1994年12期
2 孙铁署,蔡理,马彦芬;一种基于互补型单电子晶体管D触发器设计[J];河北大学学报(自然科学版);2004年06期
3 赵敏笑;苏红富;陈偕雄;;基于低功耗双边沿D触发器的任意进制异步计数器设计[J];浙江大学学报(理学版);2007年05期
4 任骏原;;基于数据选择器和D触发器的多输入时序电路设计[J];现代电子技术;2010年12期
5 贾尚虎;用D触发器及555定时器组成的一种正交脉冲发生器[J];电子与自动化;2000年05期
6 李思渊,何山虎,陈次珀,赵全喜,强小凤;双极型D触发器成品率试验报告[J];半导体技术;1978年05期
7 莫凡,俞军,章倩苓;一种单锁存器CMOS静态D触发器的设计[J];半导体学报;1999年12期
8 方侠海;肖特基高速四D触发器的设计与制造[J];半导体技术;1983年03期
9 梁亢;;用双D触发器构成的压控振荡器[J];集成电路应用;1994年04期
10 詹锦锋;;理实一体化教学在电子专业中的实践与应用——基于D触发器定时电路的教学案例[J];科技视界;2012年19期
,本文编号:2061577
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/2061577.html