基于双FPGA系统的高速全局动态重构设计与实现
[Abstract]:Based on a reconfigurable prototype system based on dual FPGA chips, a high speed global dynamic reconfiguration design method is proposed. Using the conventional configuration channel of Xilinx Virtex-7 series FPGA, a small FPGA chip is used as the reconfiguration controller to realize the global dynamic reconfiguration of the large-scale algorithm FPGA chip. The experimental results show that the system reconfiguration time is less than 60 Ms, and the configuration efficiency is improved by 2 ~ 3 orders of magnitude compared with the conventional FPGA logic download method.
【作者单位】: 海军工程大学电子工程学院;
【基金】:国家自然科学基金资助项目(61572515) 中国博士后科学基金资助项目(2016M593023)
【分类号】:TN791
【相似文献】
相关期刊论文 前10条
1 徐新民;吴晓波;严晓浪;;现场可编程门阵列动态重构下的低功耗研究[J];浙江大学学报(工学版);2007年02期
2 黄海鹰,黄华;动态重构逻辑及现状[J];微处理机;1998年04期
3 覃祥菊,朱明程,张太镒,魏忠义;FPGA动态可重构技术原理及实现方法分析[J];电子器件;2004年02期
4 姜晶菲;唐玉华;崔向东;;可重构多路仲裁器[J];计算机工程与设计;2009年01期
5 陈宇;李仁发;朱海;袁虎;;可重构片上系统设计流程中的动态重构问题研究[J];计算机研究与发展;2012年03期
6 王开宇;夏书峰;刘东旭;;基于差异和模块重构技术的动态可重构设计[J];微电子学与计算机;2010年11期
7 陆文斌;王成华;;在系统可编程模拟器件的实时动态重构及应用[J];数据采集与处理;2006年02期
8 谷銮;徐贵力;王友仁;;FPGA动态可重构理论及其研究进展[J];计算机测量与控制;2007年11期
9 孙道让;刘蕴红;;FPGA远程动态重构技术的研究[J];电子技术应用;2012年03期
10 尚丽娜;徐新民;;FPGA动态重构技术在算术逻辑单元中的应用[J];电子器件;2007年03期
相关会议论文 前1条
1 尚丽娜;高广春;;动态重构两种模式的分析与对比[A];第三届全国虚拟仪器大会论文集[C];2008年
相关博士学位论文 前2条
1 古海云;可重构SoC设计技术研究[D];东南大学;2006年
2 徐新民;FPGA资源动态重构及低功耗研究[D];浙江大学;2007年
相关硕士学位论文 前10条
1 李昆吉;FPGA动态可重构技术及其应用研究[D];哈尔滨工业大学;2012年
2 朱凯科;FPGA动态可重构设计方法研究[D];浙江大学;2006年
3 尚丽娜;FPGA动态可重构研究[D];浙江大学;2006年
4 扶小军;基于FPGA的动态重构模块的硬件和软件设计[D];电子科技大学;2011年
5 刘博;FPGA远程动态重构系统的设计与实现[D];大连理工大学;2011年
6 张洋;FPGA可重构在高速串行系统中的应用研究[D];大连理工大学;2011年
7 刘斐文;基于FPGA动态重构的数字系统容错设计技术研究[D];南京航空航天大学;2011年
8 罗毅;动态可重构FPGA的电路测试技术研究[D];电子科技大学;2009年
9 贾超群;基于动态重构技术的FPGA电路容错性能评估系统设计[D];西安电子科技大学;2014年
10 孙道让;基于GPRS的FPGA远程动态重构系统的研究[D];大连理工大学;2011年
,本文编号:2124110
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/2124110.html