当前位置:主页 > 科技论文 > 电子信息论文 >

基于环形振荡器的锁相环相位噪声研究

发布时间:2019-09-02 07:29
【摘要】:锁相环(PLL)能够输出一个精准的时钟信号,这个时钟信号的频率是参考信号频率的N倍,其频率可高达GHz。因此,锁相环已被广泛应用于通信系统的时钟和数据恢复电路,微处理器的时钟产生电路,以及无线应用中的频率合成等方面。有许多指标来衡量锁相环的性能,但最重要的指标是相位噪声。影响相位噪声的因素具有不同的性质,这些影响因素主要包括热噪声,闪烁噪声,散粒噪声,基准噪声,衬底噪声和电源噪声。然而很难找到一种通用的方法来包含各种影响因素,以获得PLL系统的总相位噪声。传统的相位噪声计算方法没有考虑所提到的影响因素,只能作一定程度的参考;一些采用复杂模型的方法获得的总相位噪声,其结果并不能较好地对应实际电路;其他的方法利用频谱图或时域抖动图的方式来计算相位噪声。然而,这些方法均不能准确地计算相位噪声。为了解决上述问题,本文提出了一种简单的方法来准确地计算各影响因素引起的相位噪声,获得比较实用的PLL电路的总相位噪声。该方法使用特殊的叠加理论,统一各影响因素在一个实际的PLL电路中的相位噪声传递函数,能够通过传递函数的计算得到锁相环的总相位噪声以及用图形方式来呈现各传递函数。对于PLL集成电路设计者来说,本文提出的计算方法对考虑各因素对相位噪声的影响及设计高性能的PLL电路具有很高的参考价值。为了验证提出的计算公式的有效性,用标准的CMOS 0.25μm工艺设计了输出时钟为48MHz的电荷泵锁相环。仿真结果表明,实现了带内的相位噪声低于-88.6dBc/Hz,带外的相位噪声为-108.4dBc/Hz@1MHz。这些电路仿真结果与理论计算结果基本一致,它们的绝对误差低于2.54dBc/Hz。
【图文】:

有噪声,方程,电荷泵锁相环,相噪


第四章 电荷泵锁相环的系统模型4.1 锁相环系统的相噪分析4.1.1电荷泵锁相环相噪模型电荷泵锁相环 (CP-PLL) 主要分为两大类噪声源[51]:一是输入信号的噪参考源的噪声;二是环路部件的内部噪声:监频鉴相器 (PFD) 、电荷泵 (环路滤波器 (LPF) 、压控振荡器 (VCO) ,以及分频电路产生的噪声。本文研究CP-PLL的相位噪声,由于 Spectre 里PFD、CP 和LPF单个模块的 Pss 收难;因此,本文将这三个模块作为整体来进行相噪分析。带有噪声源的CP-P性模型,如图 4-1 所示。

有噪声,方程,电荷泵锁相环,相噪


第四章 电荷泵锁相环的系统模型4.1 锁相环系统的相噪分析4.1.1电荷泵锁相环相噪模型电荷泵锁相环 (CP-PLL) 主要分为两大类噪声源[51]:一是输入信号的噪参考源的噪声;二是环路部件的内部噪声:监频鉴相器 (PFD) 、电荷泵 (环路滤波器 (LPF) 、压控振荡器 (VCO) ,以及分频电路产生的噪声。本文研究CP-PLL的相位噪声,由于 Spectre 里PFD、CP 和LPF单个模块的 Pss 收难;因此,,本文将这三个模块作为整体来进行相噪分析。带有噪声源的CP-P性模型,如图 4-1 所示。
【学位授予单位】:电子科技大学
【学位级别】:硕士
【学位授予年份】:2015
【分类号】:TN752

【参考文献】

相关期刊论文 前1条

1 陈敏华;李江夏;时翔;杨明辉;孙晓玮;;基于锁定时间分析的锁相环频率合成器[J];微波学报;2012年01期

相关博士学位论文 前2条

1 赵晖;基于锁相环结构的900MHz CMOS频率综合器设计[D];复旦大学;2003年

2 何捷;DVB-T接收机中频率综合器的研究[D];复旦大学;2005年

相关硕士学位论文 前1条

1 李炜;锁相环电路的设计及相位噪声分析[D];天津大学;2005年



本文编号:2530794

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/2530794.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户d85e1***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com