当前位置:主页 > 科技论文 > 电子信息论文 >

2.5Gbps高速VML接口电路的设计与研究

发布时间:2019-09-12 22:44
【摘要】:随着计算机通信技术的发展,人类对于处理器的性能和速度上的追求是越来越高,与此同时,I/O接口技术就面临越来越大的压力和挑战。因此串行差分技术SERDES技术凭借其高速稳定的能力逐渐成为高速接口技术的主流技术。本文在对SERDES技术深入了解的基础上,着重研究其关键部分——模拟电路部分高速接口部分,然后利用SMIC 0.13um Mixde Signal 1P8M工艺与VML接口技术设计了一款速度高达2.5Gbps的收发器接口电路。本文首先讨论了高速串行通信的中各种接口技术的优势以及劣势,着重对VML接口电路的设计难点重点进行了研究以及说明,然后简要介绍了两种常用的高速差分接口技术LVDS技术和CML技术,并且将这两种技术与VML技术作比较,最后总结它们的优缺点。然后在深入了解VML接口技术的基础上完成对VML驱动电路的设计,利用带负反馈的自偏置放大器作为高低电位的稳压设计,而不使用复杂的带隙基准技术,从而有效的让电路的复杂程度和面积都得到减小。为了保证传输信号的质量,在主驱动电路的基础上加入了预加重电路,并针对不同的传播数据率进行了可调强度的预加重设计,减少了码间干扰,降低了误码率,并通过仿真工具验证了电路设计符合设计的指标。在接收器方面利用灵敏放大器为基础的高速触发器,设计为VML电路接收端,并对传统的基于灵敏放大器的高速触发器进行了适当改进,增强了接收部分高速采样能力。为保证信号的完整性,在接收部分电路加入阻抗匹配电路以及LOS丢失信号检测电路,减小误码率,防止故障发生,然后通过仿真软件进行仿真验证。论文最后给出了最终实现的收发器版图,以及后仿结果,这些结果都是符合项目的设计指标的。本项目的芯片正在流片中,后续的测试验证工作也将在下一步工作中进行。
【学位授予单位】:西安电子科技大学
【学位级别】:硕士
【学位授予年份】:2015
【分类号】:TN432

【相似文献】

相关期刊论文 前10条

1 潘登;韩琳;;关于高速差分信号匹配的研究[J];电子设计应用;2009年08期

2 王征宇;章少云;;差分信号的测量方法[J];电子与封装;2013年01期

3 何浩然;端接未使用的低电压差分信号总线输入[J];今日电子;2004年03期

4 郭浩;黎福海;;高速USB2.0设备的PCB板设计[J];单片机与嵌入式系统应用;2006年05期

5 李向阳,杨树元;低摆幅差分信号的分析方法[J];电子技术;2003年08期

6 李玉生,冼泽,刘树彬;关于差分信号匹配的探讨[J];计量技术;2005年10期

7 赵增辉;刘中友;彭圻平;;高速差分信号的互连设计[J];无线电通信技术;2010年01期

8 胡象源;;TV信号的多路传输及带宽压缩[J];电讯技术;1987年04期

9 苗世洪;彭克柱;;MAX1483在串行通信中的应用[J];电气自动化;1999年04期

10 孙婷婷;;高速LVDS连接器的研制[J];光纤与电缆及其应用技术;2009年05期

相关重要报纸文章 前2条

1 高宗振;如何制作双绞线[N];中国电脑教育报;2003年

2 江西 陈建波;“葡萄”待成熟[N];电脑报;2010年

相关硕士学位论文 前3条

1 曾龙;用于高速SerDes接口的编解码及收发电路设计[D];电子科技大学;2015年

2 宋娟;基于串行通道的高速通信方法设计与实现[D];太原理工大学;2014年

3 宁源;2.5Gbps高速VML接口电路的设计与研究[D];西安电子科技大学;2015年



本文编号:2535389

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/2535389.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户1cec2***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com