当前位置:主页 > 科技论文 > 电子信息论文 >

一种应用于TDC的低抖动多相高频时钟产生电路设计

发布时间:2017-03-28 00:02

  本文关键词:一种应用于TDC的低抖动多相高频时钟产生电路设计,,由笔耕文化传播整理发布。


【摘要】:随着系统芯片规模的不断扩大,特征尺寸的缩小,芯片工作频率越来越高,基于环形振荡器的高频时钟产生电路,具有片上集成、多相位输出和结构简单等诸多优点。但在传统的时间数字转换电路(Time-to-Digital Converter, TDC)中,时钟频率随制造工艺、电源和温度的变化,以及随机抖动将直接制约TDC精度与分辨率性能的改善,因此基于温度补偿架构所实现的多相移时钟产生电路已无法满足TDC计数的根本需求。为了改善时钟的动态性能,本文主要针对闭环的锁频环(Frequency Locked Loop, FLL)和锁相环(Phase Locked Loop, PLL)系统架构进行对比验证,详细阐述了反馈系统的工作原理,并重点针对环路稳定性和噪声性能进行建模分析。在FLL系统中基于电荷共享技术和窄脉冲产生逻辑构成的频率电压转换电路,通过采样输出频率实现电压的转换,在误差放大器的输入端与输入转换电压进行比较,利用该误差量动态调节振荡器的输出频率,跟随参考频率的变化。在PLL系统中采用一种改进的鉴频鉴相器结构,同时基于反馈补偿方式的电荷泵架构能够有效提高电流的匹配精度,分频器则采用基于真单相时钟的D触发器结构构成,具有低功耗和强抗电源噪声特点。基于TSMC 0.35μm CMOS工艺,在Cadence平台下完成了电路的前后仿真验证和系统版图设计。芯片的测试结果表明,在FLL系统中频率跟随过程近似存在7.4MHz的固有偏差,在典型频率180MHz下,均方根抖动近似38.68ps(@55μs),相位偏差达到+8.68-10.15%:而在PLL系统中当振荡频率达到180.004MHz,占空比为51.12%,相位偏差±8.40%,均方根抖动近似4.23ps,峰峰值抖动达到38.45ps,基本能够满足两段式TDC的应用需求。最后论文对测试过程中存在的问题进行了深入分析,并针对系统的精度误差和时钟抖动提出了改进意见。
【关键词】:时间数字转换电路 锁频环 锁相环 压控振荡器 时钟抖动 相位噪声
【学位授予单位】:东南大学
【学位级别】:硕士
【学位授予年份】:2016
【分类号】:TN402
【目录】:
  • 摘要5-6
  • Abstract6-9
  • 第一章 绪论9-15
  • 1.1 研究背景与意义9-11
  • 1.2 国内外研究现状与发展趋势11-13
  • 1.3 研究内容与设计指标13-14
  • 1.3.1 研究内容13
  • 1.3.2 设计指标13-14
  • 1.4 论文组织结构14-15
  • 第二章 环形振荡器理论基础15-29
  • 2.1 环形振荡器基本原理15-18
  • 2.1.1 反馈控制理论15-16
  • 2.1.2 压控环振模型16-17
  • 2.1.3 器件噪声特性17-18
  • 2.2 延迟单元时间模型18-22
  • 2.2.1 单端延迟单元18-20
  • 2.2.2 差分延迟单元20-22
  • 2.3 相位噪声线性模型22-25
  • 2.3.1 线性时变模型22-24
  • 2.3.2 相位噪声优化24-25
  • 2.4 开环抖动累积效应25-27
  • 2.5 本章小结27-29
  • 第三章 低抖动多相高频时钟产生电路设计29-55
  • 3.1 TDC需求分析29-30
  • 3.2 闭环锁频环系统架构30-35
  • 3.2.1 环路稳定特性31-33
  • 3.2.2 噪声传输特性33-35
  • 3.3 闭环锁相环系统架构35-39
  • 3.3.1 环路稳定特性35-37
  • 3.3.2 相位噪声优化37-39
  • 3.4 关键模块电路设计与前仿真验证39-53
  • 3.4.1 压控振荡器设计39-41
  • 3.4.2 频率电压转换电路设计41-45
  • 3.4.3 误差放大器45-47
  • 3.4.4 鉴频鉴相器47-49
  • 3.4.5 电荷泵电路49-52
  • 3.4.6 分频器电路52-53
  • 3.5 本章小结53-55
  • 第四章 系统前后仿真验证与版图设计55-65
  • 4.1 系统前仿真验证55-57
  • 4.2 关键模块版图设计57-64
  • 4.2.1 布图规划57
  • 4.2.2 关键模块版图设计57-64
  • 4.3 系统后仿真验证64
  • 4.4 本章小结64-65
  • 第五章 芯片测试与结果分析65-79
  • 5.1 测试平台65-67
  • 5.1.1 芯片封装65
  • 5.1.2 板级设计65-66
  • 5.1.3 测试方案66-67
  • 5.2 关键模块测试67-69
  • 5.3 系统芯片测试69-75
  • 5.4 结果分析与改进意见75-78
  • 5.5 本章小结78-79
  • 第六章 总结与展望79-81
  • 6.1 总结79
  • 6.2 展望79-81
  • 参考文献81-85
  • 致谢85-87
  • 攻读硕士学位期间发表的论文87

【参考文献】

中国期刊全文数据库 前2条

1 雷雪梅;王志功;沈连丰;;Design and analysis of a three-stage voltage-controlled ring oscillator[J];Journal of Semiconductors;2013年11期

2 云振新;;压控振荡器技术的回顾与展望[J];电子元器件应用;2004年08期

中国硕士学位论文全文数据库 前1条

1 王伦耀;低功耗触发器研究[D];浙江大学;2004年


  本文关键词:一种应用于TDC的低抖动多相高频时钟产生电路设计,由笔耕文化传播整理发布。



本文编号:271318

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/271318.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户35067***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com