当前位置:主页 > 科技论文 > 电子信息论文 >

一种应用于读出电路的像素级TAC设计

发布时间:2020-06-19 13:24
【摘要】:在焦平面读出电路中,跨阻放大器(Trans-Impedance Amplifier,TIA)将红外探测器检测到的光电流转化为时间信号,时间幅度转换器(Time-to-Amplitude Converter,TAC)再将时间信号转换为电压信号,最终便可得到探测物体的距离信息,TAC作为焦平面读出电路中最关键的模块之一,其性能的好坏直接决定了整个焦平面读出电路的性能,因此如何设计出高性能的TAC是焦平面读出电路中最重要的课题。在集成电路中,积分器可以把时间信号转化到电压信号,本文正是基于这种思想设计了一款像素级TAC。首先本文介绍了该像素级TAC的原理,其原理是在像素外产生全局的斜坡信号,Buffer作为缓冲器将斜坡信号推送到每一个像素内,像素内的采样保持电路采样时间终止信号对应的斜坡电压,根据采样电压的大小便可得到时间终止信号的来临的时刻,最后行选和列选模块再将每个像素内的采样电压读出来。在介绍本文像素级TAC的原理之后,本文又详细分析了其子模块的原理,首先本文介绍了该像素级TAC辅助电路模块的设计,具体包括运放,带隙基准电压,基准电路,以及斜坡产生与推送模块的设计,然后本文又分析了像素,行选以及列选模块的设计。本文基于0.18μm CMOS工艺采用Cadence IC616对其进行了仿真设计,在各子模块的原理分析之后,本文均验证了其功能,最终该像素级TAC整体上实现了64×64的阵列规模,12位的有效位数,500ps的时间分辨率,0~2μs时间测量范围,以及1kHz的帧频。由于运放和源随器有限的响应速度,该TAC的线性度在时间间隔比较短的时候比较差,当时间间隔大于10ns之后,该像素级TAC的线性度就变得很好,其DNL仅有0.5LSB,INL最大是1.2LSB。在该像素级TAC前仿性能良好的基础上,本文继续对其进行了版图的设计,最终设计的像素面积为50μm×50μm,每个像素内不仅仅包括TAC模块,还包括TIA模块,芯片的总面积是4166μm×4066μm,一共集成4096个像素单元,因此该像素级TAC的设计符合焦平面读出电路的需求。
【学位授予单位】:电子科技大学
【学位级别】:硕士
【学位授予年份】:2018
【分类号】:TN215

【参考文献】

相关期刊论文 前10条

1 高华东;扈亦越;王丽雅;;集成运放容性负载的瞬态响应分析及补偿[J];电子设计工程;2018年01期

2 王强;蒙萱;方开洪;赵江涛;;集成运放的线性与非线性应用分析[J];自动化与仪器仪表;2015年04期

3 张飞飞;林平分;;一种RC恒定时间常数的自动调谐电路[J];北京电子科技学院学报;2014年02期

4 景鑫;庄奕琪;汤华莲;张丽;杜永乾;;一种新型双通道MOS开关栅压自举电路[J];西安电子科技大学学报;2014年03期

5 潘维斌;龚光华;李荐民;;基于进位链的多通道时间数字转换器[J];清华大学学报(自然科学版);2013年10期

6 范晋祥;杨建宇;;红外成像探测技术发展趋势分析[J];红外与激光工程;2012年12期

7 任蕾;金欣磊;薄华;张韵农;陈红亮;;“信号与系统”中的二阶线性电路分析方法[J];课程教育研究;2012年33期

8 朱治鼎;彭晓宏;吕本强;李晓庆;;高性能折叠式共源共栅运算放大器的设计[J];微电子学;2012年02期

9 马效波;徐世六;王永禄;;适于低电源电压应用的新型MOS自举采样开关[J];微电子学;2011年06期

10 熊海;孔学东;章晓文;;MOS结构电容高频C-V特性的应用[J];半导体技术;2010年01期

相关硕士学位论文 前3条

1 孙楚洋;8位高速DAC集成电路设计[D];东南大学;2016年

2 段霖;多通道高精度时间数字变换器的电路实现[D];湖南大学;2013年

3 张伦;星地时间同步技术的研究[D];西安电子科技大学;2008年



本文编号:2720854

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/2720854.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户a8da3***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com