当前位置:主页 > 科技论文 > 电子信息论文 >

Turbo码编译码器的研究与FPGA实现

发布时间:2020-12-12 13:41
  Tubro码因接近Shannon理论极限的功能、低复杂度和高速编译码特性而成为通信领域研究的热点,并以其优异的信道编码特性,在第三代和第四代移动通信当中得到了广泛应用。现场可编程门阵列(Field Programmable Gate Array,FPGA)由于其设计具有较高的灵活性、可重复利用性和开发周期短等优点,在通信系统中得到了广泛的应用。本文主要从Turbo码的信道编译码系统的基本原理和算法出发,在此基础上给出了编译码器的总体设计,整个系统包括编码器和译码器两部分。在编码器部分中,主要包括信源模块、交织模块、递归系统卷积码实现的分量编码器模块、删余矩阵模块及复接模块。在译码器部分中,主要包括数据转换模块、解复接模块、Max-Log-MAP算法实现的分量译码器模块、交织与解交织模块和硬判决模块。系统采用Synplify综合工具对各个模块进行综合,完成整个Turbo码系统在寄存器传输级(Register-Transfer Layer, RTL)的设计。采用Modelsim仿真工具对模块和系统进行仿真。在仿真结果满足设计要求后,将设计好的Turbo码编码模块下载到由Xilinx公司生产... 

【文章来源】:大连海事大学辽宁省 211工程院校

【文章页数】:88 页

【学位级别】:硕士

【部分图文】:

Turbo码编译码器的研究与FPGA实现


递归系统卷积码模块的仿真波形图

仿真波形,递归系统卷积码,仿真波形,递归卷积


F^igure?4.3?Simulation?Waveform?of?C民SC?Mod山e??在图4.3中,①②是5KHz和lOKHz的模块时钟驱动信号;③④是模块的复??位信号rst和使能信号en;⑤是信源模块的输出信号in;⑥递归系统卷积码模块的??整个输出序列conv_out;⑦是整个模块的输出使能conv_en,其主要是作为下一级??模块的输入使能信号;⑨分别表示递归卷积后输出的两位信息序列y;⑨为移位寄??

【参考文献】:
期刊论文
[1]一种新型的Turbo码交织器的设计[J]. 汪汉新,刘双凤.  中南民族大学学报(自然科学版). 2010(03)
[2]Turbo码随机交织器的设计与实现[J]. 薛礼妮,崔维新.  电讯技术. 2009(10)
[3]“数的定点表示与浮点表示”问题分析[J]. 欧阳玉梅.  教学研究. 2005(01)
[4]基于SOVA算法的Turbo码译码实现[J]. 龚茂康,徐友云,宋文涛,罗汉文.  通信技术. 2003(12)
[5]Turbo码SOVA译码器的系统仿真及性能分析[J]. 林杰,贾怀义.  北方交通大学学报. 2003(06)

博士论文
[1]Turbo码理论及其应用的研究[D]. 白宝明.西安电子科技大学 1999

硕士论文
[1]Turbo码在LTE系统中的应用及FPGA实现[D]. 胡嫦春.武汉理工大学 2012
[2]Turbo码译码算法与交织器的研究[D]. 苏新明.辽宁工程技术大学 2010



本文编号:2912664

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/2912664.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户697a0***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com