当前位置:主页 > 科技论文 > 电子信息论文 >

高速逐次逼近模/数转换器结构设计综述

发布时间:2021-01-21 07:39
  对基于逐次逼近(SAR)模/数转换的高速模/数转换器(ADC)结构设计进行讨论。针对SAR ADC转换速率慢的缺点,分别探讨结合两步式结构、每步多比特结构以及多通道时间交织结构的3种高速SAR ADC系统架构。3种ADC系统架构上的优化不仅将SAR ADC推向了高速片上系统应用,还保持了其原有的低功耗优点。通过对基于SAR ADC的3种主流高速ADC的结构及原理进行研究,总结比较各自的优缺点,并阐述其在高速低功耗方向的发展趋势。 

【文章来源】:西安邮电大学学报. 2016,21(02)

【文章页数】:6 页

【文章目录】:
1 基于SAR ADC的两步式ADC结构
    1.1 基于SAR ADC的两步式ADC
    1.2 基于Flash-SAR结合的两步式ADC
2 基于SAR ADC的每步多比特ADC
3 基于SAR ADC的时间交织ADC
4 SAR ADC在高速系统的应用及展望
5 结语


【参考文献】:
期刊论文
[1]模/数转换器结构设计综述[J]. 佟星元.  西安邮电大学学报. 2013(02)
[2]A high performance 90 nm CMOS SAR ADC with hybrid architecture[J]. 佟星元,陈剑鸣,朱樟明,杨银堂.  半导体学报. 2010(01)



本文编号:2990758

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/2990758.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户4d761***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com