一种基于MDAC优化的低功耗流水线A/D转换器
发布时间:2021-02-03 11:14
设计了一种低功耗16位100 MS/s的流水线A/D转换器。通过采用级间电容缩减技术,并优化增益数模转换器(MDAC)的结构,降低采样电容的面积。流水线前两级采用高性能低功耗运算跨导放大器(OTA),通过动态偏置技术进一步降低功耗。芯片采用0.18μm混合信号CMOS工艺,1.8 V单电源供电。经测试,流水线A/D转换器在5 MHz的输入频率下,信噪失真比(SNDR)为74.2 dB,无杂散动态范围(SFDR)为91.9 dB,整体功耗为210 mW。
【文章来源】:电子技术应用. 2017,43(01)北大核心
【文章页数】:4 页
【文章目录】:
0 引言
1 ADC结构
2 ADC电路设计
2.1 MDAC结构
2.2 OTA设计
2.3 动态偏置电路
3 测试结果
4 结论
本文编号:3016409
【文章来源】:电子技术应用. 2017,43(01)北大核心
【文章页数】:4 页
【文章目录】:
0 引言
1 ADC结构
2 ADC电路设计
2.1 MDAC结构
2.2 OTA设计
2.3 动态偏置电路
3 测试结果
4 结论
本文编号:3016409
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3016409.html