当前位置:主页 > 科技论文 > 电子信息论文 >

数字实验台核心板防静电设计

发布时间:2021-02-28 04:50
  为解决"电子线路实验(一)"课程所使用数字实验台核心板极易被高压静电击穿烧毁,导致学生实验失败的问题,该文在不改变现有数字实验台基础板的前提下,通过分析实验过程中静电放电现象的特点,采用"瞬态二极管并联+多通道复用"的设计方法,研究设计新型的核心板ESD防护电路。在严格控制成本、电路板体积的同时,该ESD防护电路可以增强数字实验台的抗击穿性,提高学生实验的成功率。 

【文章来源】:实验技术与管理. 2020,37(03)北大核心

【文章页数】:4 页

【部分图文】:

数字实验台核心板防静电设计


并联ESD防护示意图

示意图,示意图


图2 串联ESD防护示意图

示意图,示意图,电子器件,避雷针


图2 串联ESD防护示意图(4)增加吸收回路。通过在敏感信号附近增加漏铜来吸收静电,其基本原理和避雷针类似,但由于安装复杂、使用场景受限等缺陷,很少使用在电子器件的ESD防护领域。

【参考文献】:
期刊论文
[1]用于片上ESD防护的新型高维持电压可控硅[J]. 许海龙,李浩亮,刘志伟,邹望辉,陈瑞博.  微电子学. 2019(02)
[2]ESD技术在集成电路防护中的应用[J]. 曹翠娇,闫利哲.  电子制作. 2019(Z1)
[3]集成电路的ESD防护关键技术[J]. 李文学.  电子技术与软件工程. 2019(01)
[4]“新工科”背景下高校实验室安全教育改革与实践探索[J]. 陈浪城,杜青平,邱伟青,严贤妹.  实验技术与管理. 2018(08)
[5]集成电路ESD防护浅析[J]. 郭昌宏,周金成,李习周,张易勒.  电子工业专用设备. 2018(03)
[6]集成电路的ESD防护技术分析[J]. 何晓婵.  数字技术与应用. 2017(09)
[7]集成电路的ESD防护技术分析[J]. 应淼沸.  科技风. 2017(15)
[8]保护环版图结构对ESD防护器件耐压能力的影响[J]. 刘畅,黄鲁,张峰.  半导体技术. 2017(03)
[9]实验室电气建设中需要注意的几个问题[J]. 郝威,范文玉.  实验技术与管理. 2005(03)
[10]利用技术手段提高安全防范水平[J]. 徐伟平,赵庆双.  实验技术与管理. 2003(06)

硕士论文
[1]集成电路中ESD防护研究[D]. 崔强.浙江大学 2008



本文编号:3055346

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3055346.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户a749d***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com