当前位置:主页 > 科技论文 > 电子信息论文 >

用于高速A/D转换器的低噪声参考电压电路研究与设计

发布时间:2021-08-11 18:34
  参考电压模块是集成电路系统中极为关键的模块,普遍应用于数模混合电路中,如A/D、D/A转换器等,为系统提供精确而稳定的基准参考量。作为参考电压缓冲器,类线性稳压器面积小,静态电流小,外围器件少,能为系统提供低功耗、低噪声的工作环境,在便携式电子设备和无线通讯系统中越来越备受欢迎。随着高精度电路系统的发展,电源电压的降低,对参考电压模块中基准源与稳压器的要求也越发苛刻,传统的基准源电路已经无法满足应用需求,而传统的线性稳压器转换效率低,很大程度上降低了系统的寿命。首先,针对传统的基准源温度系数较高,精度低,输出噪声大,对于电源噪声的抑制能力不足的问题,本文提出了一种全CMOS定制且基于零温系数点(ZTC)的基准源,辅以温度曲率补偿技术以及有源衰减电路,大幅降低了温度系数和输出噪声,提升了输出电压的电源噪声抑制能力和精度。其次,由于传统线性稳压器噪声较大,电源抑制比较低,且瞬态响应较慢,无法胜任高速高精度系统的应用,本文提出了一种Master-Slave架构的类线性稳压电路,通过Slave镜像单元置于各个系统本地,大大提升了缓冲输出电压的驱动能力以及瞬态响应速度,同时辅以低噪声设计,减小了... 

【文章来源】:电子科技大学四川省 211工程院校 985工程院校 教育部直属院校

【文章页数】:80 页

【学位级别】:硕士

【部分图文】:

用于高速A/D转换器的低噪声参考电压电路研究与设计


电阻共质心排列示例

共质,示例,器件


电子科技大学硕士学位论文若器件由若干个完全相同的单元组成,则这若干个单元的排列方式也需要,一般将器件的重心置于这些阵列单元的对称轴的交点处,单元器件按照顺序,以使每个单元都拥有相同的质心点,称为共质心排列,这种排列方式可减小艺制程中的压力造成的梯度差异。如图 4-2,4-3 所示,分别为电阻器件的共排列示例以及 MOS 器件的共质心排列示例。图 4-2 电阻共质心排列示例

示意图,平面工艺,平面示意图,版图


图 4-4 MOS 器件平面工艺版图平面示意图Psub(p-)NMOS Nwell(n-)PMOS图 4-5 MOS 器件平面工艺俯瞰示意图的版图设计,一般分为阱电阻与 Poly 电阻,分别如图 4-6,

【参考文献】:
期刊论文
[1]一种2V、9μA、15×10-6/℃高电源抑制CMOS带隙电压基准源[J]. 李文冠,姚若河,郭丽芳.  电子器件. 2008(05)
[2]低功耗CMOS电压基准源的设计[J]. 郭丽芳,姚若河,李文冠.  现代电子技术. 2008(12)
[3]CMOS带隙基准电压源中的曲率校正方法[J]. 史侃俊,许维胜,余有灵.  现代电子技术. 2006(05)
[4]一种用于模数转换器的高性能差分参考电压源[J]. 李丹,叶菁华,洪志良.  半导体学报. 2005(11)
[5]线性补偿型带隙基准电压源设计[J]. 曾健平,田涛,李宇,谢海情,邹韦华.  宇航计测技术. 2005(04)

博士论文
[1]高性能低压差线性稳压器研究与设计[D]. 王忆.浙江大学 2010

硕士论文
[1]分辨率可配置型高速SAR ADC的研究与设计[D]. 王伟.电子科技大学 2016
[2]亚阈值CMOS电压基准源的研究与设计[D]. 黎进军.华南理工大学 2012
[3]高精度高电源电压抑制比CMOS带隙基准源设计[D]. 林少波.西安电子科技大学 2012
[4]低压带隙基准源的设计[D]. 胡滨.西安电子科技大学 2011
[5]抗工艺涨落的高性能电压基准源设计[D]. 田颖.西安电子科技大学 2010
[6]低压差线性稳压器芯片的研制[D]. 杨金梅.大连理工大学 2008
[7]高电源抑制CMOS基准源的设计[D]. 张朵云.东南大学 2006



本文编号:3336676

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3336676.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户946c6***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com