当前位置:主页 > 科技论文 > 电子信息论文 >

基于40nm CMOS工艺模拟波束成型接收前端的研究与设计

发布时间:2021-10-19 11:06
  本文设计了包含四个通道的模拟波束成型接收前端芯片,每个接收通道由低噪声放大器、混频器和移相器组成,时钟产生器输出四路不重叠25%占空比的方波信号驱动四个通道的混频器。本文在明确了各个模块及整体的设计指标的前提下,完成了四通道模拟波束成型接收前端整体电路设计及测试,并研究了接收前端波束成型及干扰消除的特性。优良的通信质量,要求接收前端具有较低的噪声系数、较高的线性度;良好的波束成型效果,要求移相器具有较高的精度;长久的待机时间,要求电路具有较低的功耗。为了满足无线移动通信系统上述的性能要求,本文提出了一种新颖的模拟波束成型接收前端结构。在所提出的接收前端中,低噪声放大器、有源混频器和可重构开关为层叠式结构,对天线接收的信号进行放大并下变换到中频,并从射频到基带对电流进行复用,降低了接收前端电路的功耗;一组并行的无源混频器将基带的阻抗变换到射频端,实现由本振信号定义的输入阻抗匹配;移相功能通过正交有源混频器及可重构开关实现,采用常数跨导矢量调制技术,有源混频器输出的正交中频电流信号,通过可重构开关进行加权及换相,最后由负载转换为移相后的中频电压信号;时钟产生器采用二分频器、与门结构,二分频... 

【文章来源】:东南大学江苏省 211工程院校 985工程院校 教育部直属院校

【文章页数】:90 页

【学位级别】:硕士

【部分图文】:

基于40nm CMOS工艺模拟波束成型接收前端的研究与设计


四通道模拟波束成型接收前端键合测试板

【参考文献】:
博士论文
[1]LTE多模接收机前端研究与设计[D]. 王肖.复旦大学 2012

硕士论文
[1]3-5GHz射频接收前端电路研究与设计[D]. 杨丽娟.东南大学 2018
[2]0.7-7GHz宽带射频芯片接收前端的研究与设计[D]. 张雪刚.东南大学 2017
[3]6.3-6.8GHz射频收发前端芯片的设计[D]. 李浩.东南大学 2016



本文编号:3444753

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3444753.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户f4eae***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com