当前位置:主页 > 科技论文 > 电子信息论文 >

基于WDF理论的电路仿真收敛性探讨

发布时间:2021-12-23 01:27
  提出了基于波形数字滤波器(WDF)理论仿真技术,与现有较为成熟的Cadence仿真技术相比,在某些模拟电路的仿真结果中存在不收敛的现象.选取由电阻、电容和电感组合而成的多种电路结构,分别在Matlab和Cadence两种仿真环境中进行仿真,并对仿真结果进行对比分析.针对波形数字滤波器理论仿真技术在某些电路中产生的不收敛现象,提出了3种优化方案. 

【文章来源】:北京理工大学学报. 2020,40(07)北大核心EICSCD

【文章页数】:6 页

【部分图文】:

基于WDF理论的电路仿真收敛性探讨


使用波量信号的端口示意图

连接图,连接图,建模,元器件


在实际电路的建模中,除了完成对元器件的建模后还需要考虑元器件的连接方式才可以完成整体的电路建模. 对元器件连接方式建模为端口配适器. 电路中主要需要分析的两种连接方式是串联和并联,其对应的端口配适器表示如图2所示.特别地,为了方便建模仿真,将几种常用的模块进行具体的等效映射分析[5-6].

树状图,树状图,端口


WDF树状图依旧是以电路的闭合回路为设计出发点,以端口配适器作为等效电路表达的核心. 不同的是将某一端口放置于端口配适器的最上面,剩下的端口均放置于端口配适器的下面. 特别地,电源端口被要求放置在端口配适器的顶端. 在WDF树状图中只标注各端口模型的阻值符号. 图5所示电路图的等效WDF树状图如图6所示.特别地,一个N端口的端口配适器中各端口的差别仅由于端口配适器相连的各模块自身的阻值决定,没有其他的影响因素,所以对串联电路而言元器件模型的连接不受电路顺序的影响. 同理可得并联电路具有同样的特性. 这种WDF配适器的端口对称性进一步简化了建模的复杂度,使得仿真可以更加高效地进行[7].


本文编号:3547504

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3547504.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户2758d***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com