IC测试仪数字通道板数据传输设计
发布时间:2022-10-20 19:19
IC测试仪是对集成电路进行测试的专用仪器设备,是伴随着集成电路一起发展的分支产业。近年来,集成电路技术朝着高集成度、高性能、高稳定性的方向发展,为了满足集成电路测试需求,IC测试仪的功能和性能也在不断提升。数据传输作为测试过程中的重要一环,直接决定IC测试仪功能能否正确执行,契合的数据传输方案对于提升系统的性能具有重要意义。对于数据传输而言,传输速度以及可靠性是需要解决的重要问题。本文基于集成电路综合测试仪开发与应用项目,阐述了一种数字通道板数据传输设计方案和硬件电路具体实现,在此基础上设计相应的FPGA数据传输逻辑,实现系统数据快速可靠传输。本文主要工作如下:1.根据测试仪系统的整体方案和数据传输需求,分析了三种数字通道板与系统的控制模块的连接方案(PCIe总线互连方案,自定义总线方案以及RapidIO总线方案),最终确定控制模块和数字通道板采用SRIO(串行RapidIO)总线进行互连。2.数字通道板数据传输方案设计与硬件实现。根据数字通道板数据传输需求设计基于SRIO总线的数字通道板数据传输方案,同时阐述了数字通道板数据传输接口电路、时钟电路以及电源电路的硬件实现。3.数字通道板...
【文章页数】:78 页
【学位级别】:硕士
【部分图文】:
集成电路测试仪整体框图
数字通道板组成示意图
整体数据传输路径示意图
【参考文献】:
期刊论文
[1]一种克服信号抖动的优化方法[J]. 高俊姣,王媛. 电子制作. 2019(20)
[2]中国集成电路测试设备市场概况及预测[J]. 李丹. 电子产品世界. 2019(10)
[3]基于FPGA的SRIO接口逻辑设计[J]. 张家铭. 中国战略新兴产业. 2018(24)
[4]基于TSI721的PCIe to SRIO桥电路设计与实现[J]. 王浩宇. 信息通信. 2018(01)
[5]基于CPS1848的多模块SRIO总线互连设计[J]. 裴静静,刘国宝. 信息通信. 2017(12)
[6]基于RapidIO块数据传输设计与实现[J]. 朱道山. 现代雷达. 2017(09)
[7]一种分布式时钟同步系统设计[J]. 赵永发,周磊. 无线电工程. 2016(10)
[8]以太网、PCIe和Rapid IO高速总线比较分析[J]. 祝树生,解春雷,仇公望,詹景坤,王小辉. 电子测试. 2016(11)
[9]基于FPGA的DDR3存储控制的设计与验证[J]. 殷晔,李丽斯,常路,尉晓惠. 计算机测量与控制. 2015(03)
[10]一种RapidIO IP核的设计与验证[J]. 蔡叶芳,田泽,李攀,何嘉文. 计算机技术与发展. 2014(10)
硕士论文
[1]基于SRIO的数据记录装置的设计和实现[D]. 杨志文.中北大学 2019
[2]基于连续激光的自由空间同步技术研究[D]. 张大年.电子科技大学 2019
[3]基于PCIe总线的高速数据传输技术研究[D]. 柴磊.西安电子科技大学 2018
[4]IC测试仪数字通道板设计及同步技术研究[D]. 李飞.电子科技大学 2018
[5]基于VPX总线的SRIO传输技术研究[D]. 陈利群.哈尔滨工业大学 2017
[6]总线式数据采集系统的设计与实现[D]. 高金转.中北大学 2017
[7]基于FPGA的串行RapidIO接口的设计与实现[D]. 李博.电子科技大学 2017
[8]基于RapidIO的读写DMA引擎设计与实现[D]. 李家乐.国防科学技术大学 2016
[9]基于FPGA高速通用串行接口的设计与应用[D]. 张清亮.西安电子科技大学 2015
[10]基于CML的高速串行发送器的研究与设计[D]. 余罗.电子科技大学 2015
本文编号:3695151
【文章页数】:78 页
【学位级别】:硕士
【部分图文】:
集成电路测试仪整体框图
数字通道板组成示意图
整体数据传输路径示意图
【参考文献】:
期刊论文
[1]一种克服信号抖动的优化方法[J]. 高俊姣,王媛. 电子制作. 2019(20)
[2]中国集成电路测试设备市场概况及预测[J]. 李丹. 电子产品世界. 2019(10)
[3]基于FPGA的SRIO接口逻辑设计[J]. 张家铭. 中国战略新兴产业. 2018(24)
[4]基于TSI721的PCIe to SRIO桥电路设计与实现[J]. 王浩宇. 信息通信. 2018(01)
[5]基于CPS1848的多模块SRIO总线互连设计[J]. 裴静静,刘国宝. 信息通信. 2017(12)
[6]基于RapidIO块数据传输设计与实现[J]. 朱道山. 现代雷达. 2017(09)
[7]一种分布式时钟同步系统设计[J]. 赵永发,周磊. 无线电工程. 2016(10)
[8]以太网、PCIe和Rapid IO高速总线比较分析[J]. 祝树生,解春雷,仇公望,詹景坤,王小辉. 电子测试. 2016(11)
[9]基于FPGA的DDR3存储控制的设计与验证[J]. 殷晔,李丽斯,常路,尉晓惠. 计算机测量与控制. 2015(03)
[10]一种RapidIO IP核的设计与验证[J]. 蔡叶芳,田泽,李攀,何嘉文. 计算机技术与发展. 2014(10)
硕士论文
[1]基于SRIO的数据记录装置的设计和实现[D]. 杨志文.中北大学 2019
[2]基于连续激光的自由空间同步技术研究[D]. 张大年.电子科技大学 2019
[3]基于PCIe总线的高速数据传输技术研究[D]. 柴磊.西安电子科技大学 2018
[4]IC测试仪数字通道板设计及同步技术研究[D]. 李飞.电子科技大学 2018
[5]基于VPX总线的SRIO传输技术研究[D]. 陈利群.哈尔滨工业大学 2017
[6]总线式数据采集系统的设计与实现[D]. 高金转.中北大学 2017
[7]基于FPGA的串行RapidIO接口的设计与实现[D]. 李博.电子科技大学 2017
[8]基于RapidIO的读写DMA引擎设计与实现[D]. 李家乐.国防科学技术大学 2016
[9]基于FPGA高速通用串行接口的设计与应用[D]. 张清亮.西安电子科技大学 2015
[10]基于CML的高速串行发送器的研究与设计[D]. 余罗.电子科技大学 2015
本文编号:3695151
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3695151.html