当前位置:主页 > 科技论文 > 电子信息论文 >

可调节延迟线的集成电路设计

发布时间:2022-11-03 18:49
  由于信息与通信技术的不断发展,信号在传输过程中所产生的时序变化对整个通信系统有着重要的影响。因此,在系统设计时需要添加一些延迟补偿电路来克服各种无线信号由于时序变化所带来信号的损伤和畸变,消除对通信系统的影响,这就使得延迟电路的设计变得尤为重要。延迟电路作为延迟线其中的一部分,除了被用于补偿通信信号的时差,消除信号的时序影响,还可以利用延迟电路的工作特性,通过改变信号的时序变化,合理的运用在相控阵雷达、超声无损检测、宽带波速形成收发机等相关的电路设计当中。所以,对延迟线电路的研究和设计具有广阔的应用前景和实际意义。在对相关文献的广泛调研的基础之上,本文研究并设计了一款可调节延迟线的集成电路。整体电路采用细调节和粗调节的组合模式。其中粗调节通过多级级联固定的延迟模块来实现大延迟的性能,主要是由固定延迟模块、数字电路控制模块和开关选择模块组成。粗调节部分通过数字电路的控制和开关的选择来决定级联系统中接入固定延迟模块的级数,从而可以按照不同的要求实现不同范围内的延迟时间。细调节部分采用受电压控制的可变电容来实现延迟连续调节的功能。而粗调节部分和细调节间的匹配电路是用于完成两大模块内的匹配特性... 

【文章页数】:67 页

【学位级别】:硕士

【文章目录】:
摘要
Abstract
第1章 绪论
    1.1 研究背景
    1.2 延迟线在集成电路中的应用
    1.3 国内外研究现状及发展趋势
    1.4 论文主要研究内容和组织结构
        1.4.1 论文的主要研究内容
        1.4.2 论文的组织结构
第2章 延迟单元与延迟线的理论基础
    2.1 引言
    2.2 延迟的定义
    2.3 延迟单元的分类
    2.4 延迟单元的结构
    2.5 可调节延迟线的主要性能指标
    2.6 小结
第3章 可调节延迟线的集成电路设计
    3.1 引言
    3.2 可调节延迟线电路的系统框图
    3.3 粗调节延迟电路的设计
        3.3.1 有源延迟的设计
        3.3.2 延迟开关的设计
        3.3.3 数控电路的设计
        3.3.4 有源延迟的仿真结果
    3.4 细调节延迟模块的设计
        3.4.1 无源延迟的设计
        3.4.2 无源延迟的仿真结果
    3.5 匹配模块的介绍
    3.6 小结
第4章 电路的版图设计和后仿真
    4.1 版图的设计
        4.1.1 版图的设计规则
        4.1.2 版图设计常用技巧和方法
        4.1.3 版图的注意事项
    4.2 电路的整体版图
    4.3 可调节延迟线的集成电路后仿真
        4.3.1 固定延迟
        4.3.2 瞬态固定延迟差
        4.3.3 无源覆盖延迟
        4.3.4 总体延迟
        4.3.5 延迟电路增益
        4.3.6 延迟电路匹配
        4.3.7 延迟电路隔离度
        4.3.8 延迟电路抖动
        4.3.9 电路仿真结果与设计指标比较
    4.4 小结
第5章 总结与展望
    5.1 总结
    5.2 展望
参考文献
攻读硕士学位期间发表的论文
致谢



本文编号:3700434

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3700434.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户2b8de***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com