DDS结合PLL的K/Ku波段宽带信号源
发布时间:2024-02-19 13:51
随着现在军用雷达、宽带大容量信息系统等行业的迅猛发展,对于信号源系统的性能指标也提出了越来越高的要求。宽频带、低杂散、低相位噪声、捷变频和易控制等性能特点逐渐成为了信号源系统的研究趋势。本文采用直接数字频率合成(DDS)技术结合锁相环(PLL)技术,通过采用低附加相噪的鉴相器芯片,并优化分频比配置等技术途径,研制成功了一款输出频率为16.525.0GHz的低相噪、低杂散、高频率分辨率的高性能扫频信号源。本文的主要研究内容有:(1)阐述了宽带扫频信号源的主要频率合成技术方案,从原理上对直接频率合成、DDS频率合成、PLL频率合成和DDS结合PLL频率合成等多种技术的优势和不足进行了分析比较。根据所要求的宽频带、低杂散、低相位噪声、快速扫频等性能要求,利用DDS输出信号的高频率分辨率与PLL在抑制杂散方面的优势,确定了DDS结合高性能PLL的技术方案。结合本次宽带信号源的具体指标,提出了详细的设计方案,并且对于关键指标进行了仿真分析。(2)解决了DDS频率合成器研制中高次倍频链方案设计、DDS芯片外围电路设计、寄存器配置等设计技术,完成了射频电路和控制电路设计。考虑到...
【文章页数】:89 页
【学位级别】:硕士
【部分图文】:
本文编号:3902793
【文章页数】:89 页
【学位级别】:硕士
【部分图文】:
图2-4三阶无源环路滤波器
波器根据有无运算放大器芯片分为两种形式:有源环路滤波器和无源相环设计中选择环路滤波器类型的基本原则是:当压控振荡器所需要鉴相器的输出电压大的时候,选择有源环路滤波器的电路形式。反之滤波器的电路形式。无源滤波器和有源滤波器的电路结构分别如图2
图2-5有源环路滤波器在锁相环的设计中,不仅要选择合适的环路滤波器形式,还要选择合适的环路带宽
图3-2DDS输出在3.5GHz工作频率下的绝对相位噪声曲线
度和相位噪声大小有着较大的影响。种形式的参考时钟可以选择:第一种是内部集成14芯片为例,其内部PLL产生的时钟信号频率只是外部输入的参考时钟信号,最大频率可达3.5GH为外部输入3.5GHz时钟参考信号和内部PLL模输出信号相位噪声示意图。
图3-5AD9914芯片内部斜坡发生器模块示意图
需要产生扫频信号,因而选用数字斜坡工作参数由数字斜坡发生器(DRG)直接提供就可以控制数字斜坡的上下限频率值,斜存器写入方式:串行I/O口和并行I/O口写行I/O口写入更为简单。串行I/O口通过入寄存器地址和寄存器数据就可以改变AI/O口或并行I/O口是由....
本文编号:3902793
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3902793.html