当前位置:主页 > 科技论文 > 电子信息论文 >

用于JESD204B接口的CMOS锁相环电路

发布时间:2024-05-31 01:55
  随着信息技术的发展,信息传播和处理速度的提高,转换器和处理器频率不断升高,用以支持更高速度转换器的高速接口电路的设计方案,已经成为集成电路设计中急需解决的新问题,世界各国高度重视。而我国几乎全部的高速高精度数据转换器接口都来源于欧美国家的进口,高速转换器接口电路的设计研究已经成为国内外工业界和学术界的研究热点。国内在高速高精度的接口领域起步比较晚,但随着我国国防、通信等发展需求的加大,该领域的竞争已经开始白热化,因此我国亟待开展高速接口关键技术的研究和芯片开发,争取尽快研制出拥有自主知识产权的高速接口电路芯片,对保障国家安全和提高电子产品的核心竞争力具有十分重要的意义。由于传统的并行接口已经不能满足转换器的发展需求,基于JESD204B标准的串行接口以其高传输速率,较少的引脚数量和便于扩展的特性被越来越多的转换器供应商、用户以及FPGA制造商所采纳,有望成为未来转换器接口的协议标准。锁相环作为本地时钟的产生源,其性能对接口电路的传输速率、误码率等性能有重要的影响。电荷泵锁相环由于具有锁定相差小、无限的捕获带宽等优点而被广泛应用。本文首先介绍了电荷泵锁相环的基础结构、组成模块及系统的线性...

【文章页数】:74 页

【学位级别】:硕士

【文章目录】:
摘要
ABSTRACT
符号对照表
缩略语对照表
第一章 绪论
    1.1 研究背景
    1.2 研究进展
    1.3 论文的主要工作
第二章 锁相环电路的基本原理
    2.1 锁相环的分类
    2.2 电荷泵锁相环的组成模块
        2.2.1 鉴频鉴相器
        2.2.2 电荷泵
        2.2.3 环路滤波器
        2.2.4 压控振荡器
        2.2.5 分频器
    2.3 锁相环系统的线性模型
    2.4 环路参数的定义
    2.5 本章小结
第三章 相位噪声基本理论
    3.1 电路中的噪声源
        3.1.1 热噪声
        3.1.2 闪烁噪声
    3.2 VCO的相位噪声分析
    3.3 振荡器的相位噪声模型
        3.3.1 Leeson模型
        3.3.2 Hajimiri模型
    3.4 锁相环系统相位噪声理论
    3.5 本章小结
第四章 电荷泵锁相环的电路实现
    4.1 基于JESD204B协议的发送器的整体结构
    4.2 基准源的实现
        4.2.1 带隙的基本设计参数
        4.2.2 带隙电压基准电路的基本原理
        4.2.3 基准电压源电路的设计与仿真
    4.3 鉴频鉴相器的实现
    4.4 电荷泵的实现
        4.4.1 传统电荷泵结构
        4.4.2 差分电荷泵的电路实现
        4.4.3 电荷泵的非理想效应
    4.5 环形差分VCO的实现
        4.5.1 环形振荡器的振荡条件
        4.5.2 负载对称VCO设计
        4.5.3 VCO的偏置启动电路
        4.5.4 VCO的相位噪声
    4.6 分频器的实现
        4.6.1 二分频器的设计
        4.6.2 五分频器的设计
    4.7 PLL整体电路的仿真结果
    4.8 本章小结
第五章 VCO和PLL的噪声仿真结果
    5.1 VCO相位噪声的仿真
    5.2 锁相环相位噪声的仿真
    5.3 本章小结
第六章 总结与展望
参考文献
致谢
作者简介



本文编号:3984976

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3984976.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户1601d***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com