采用超低失调运放的集成积分器的设计与实现
发布时间:2017-06-09 20:08
本文关键词:采用超低失调运放的集成积分器的设计与实现,,由笔耕文化传播整理发布。
【摘要】:采用特殊技术方法控制二级运放中特定MOS管尺寸,设计出一种超低失调电压的运算放大器,并将其应用到集成积分器的设计。然后基于理想积分器的工作原理,用一种新的方法,设计并实现了一种有超低失调运放的集成积分器。设计采用HHNEC0.18μm CMOS工艺,在Cadence环境下利用Hspice进行仿真,结果显示,运放失调为556n V,增益以及相位稳定裕度较大;积分器在1k Hz频率工作时显示出良好的工作特性。版图设计考虑了失配与匹配的问题,并且通过了DRC和LVS规则检查。
【作者单位】: 沈阳工业大学信息科学与工程学院;
【关键词】: CMOS 积分器 超低失调 全集成
【基金】:国家自然科学基金(61571308) 辽宁省教育厅一般项目(L205388)资助
【分类号】:TN702
【正文快照】: 0引言积分电路的应用很广,它是模拟电子计算机的基本组成单元,经常用于控制和测量系统中。积分电路还可用于延时和定时,在各种波形(矩形波、锯齿波等)发生电路中,积分电路也是重要的组成部分。积分器漂移现象是影响积分器性能的最主要因素[1],积分器的漂移会对其积分结果产生
本文关键词:采用超低失调运放的集成积分器的设计与实现,由笔耕文化传播整理发布。
本文编号:436548
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/436548.html