当前位置:主页 > 科技论文 > 电子信息论文 >

基于VHDL语言的电子设计自动化及其应用

发布时间:2017-10-07 06:19

  本文关键词:基于VHDL语言的电子设计自动化及其应用


  更多相关文章: 电子设计自动化(EDA) VHDL语言 FPGA/CPLD 专用集成电路(ASIC) 频率测量 数字频率计


【摘要】: 伴随着集成电路(IC)技术的发展,电子设计自动化(EDA)逐渐成为重要的 设计手段,已经广泛应用于模拟与数字电路系统等许多领域。电子设计自动化 是一种实现电子系统或电子产品自动化设计的技术,它与电子技术、微电子技 术的发展密切相关,它吸收了计算机科学领域的大多数最新研究成果,,以高性能 的计算机作为工作平台,促进了工程发展。EDA技术的发展始于70年代,至今 经历了三个阶段。电子线路的CAD(计算机辅助设计)是EDA发展的初级阶 段,80年代初期,形成了CAE--计算机辅助工程。也就是所谓的EDA技术中 级阶段。90年代出现了以自动综合器和硬件描述语言为基础,全面支持电子设 计自动化的ESDA(电子系统设计自动化),即高级EDA阶段、也就是目前常说 的EDA。使用EDA技术设计的结果既可以用FPGA/CPLD来实施验证,也可 以直接做成专用集成电路(ASIC)。EDA的一个重要特征就是使用硬件描述语 言(HDL)来完成的设计文件,诞生于1982年的VHDL语言是经IEEE确认的 标准硬件描述语言,在电子设计领域受到了广泛的接受。本文首先综述了EDA 技术的发展概况,FPGA/CPLD开发的流程、优缺点,VHDL语言的的历史、 开发步骤及其优点;然后介绍了频率测量的一般原理,着重介绍了本文中使用 的多周期同步测频法和平均测量技术;接着使用EDA技术,用VHDL语言完 成了数字频率计系统的设计工作;最后介绍了EDA技术的前沿发展趋势及系统 开发中的几点体会。
【关键词】:电子设计自动化(EDA) VHDL语言 FPGA/CPLD 专用集成电路(ASIC) 频率测量 数字频率计
【学位授予单位】:西北工业大学
【学位级别】:硕士
【学位授予年份】:2001
【分类号】:TN702
【目录】:
  • 第一章 EDA的发展历程及其应用7-21
  • 1.1 电子设计自动化(EDA)发展概述7-10
  • 1.1.1 什么是电子设计自动化(EDA)7-8
  • 1.1.2 EDA的发展历史8-9
  • 1.1.3 EDA的应用9-10
  • 1.2 基于EDA工具的FPGA/CPLD开发10-15
  • 1.2.1 FPGA/CPLD简介10-11
  • 1.2.2 基于EDA工具的FPGA/CPLD开发流程11-13
  • 1.2.3 用FPGA/CPLD进行开发的优缺点13-15
  • 1.3 硬件描述语言(HDL)15-19
  • 1.3.1 VHDL语言简介15-16
  • 1.3.2 VHDL语言设计步骤16-18
  • 1.3.3 利用VHDL语言开发的优点18-19
  • 1.4 MAXPLUSII简介19-21
  • 第二章 频率测量21-27
  • 2.1 常用频率测量方法21
  • 2.2 电子记数器测频原理21-22
  • 2.3 电子计数器测频误差22-24
  • 2.3.1 时间基准误差23
  • 2.3.2 脉冲记数相对误差--误差23-24
  • 2.4 多周期同步测频法24-25
  • 2.5 平均测量技术25-27
  • 第三章 数字频率计的系统设计27-32
  • 3.1 用FPGA实现数字频率计27-28
  • 3.2 数字频率计的系统设计28-32
  • 第四章 数字频率计的VHDL语言实现32-50
  • 4.1 控制模块32-35
  • 4.1.1 模块输入、输出32-33
  • 4.1.2 模块流程33-34
  • 4.1.3 控制模块小结34-35
  • 4.2 基准时间产生模块35-38
  • 4.2.1 模块输入、输出35-36
  • 4.2.2 模块流程36-37
  • 4.2.3 基准时间产生模块小结37-38
  • 4.3 计数模块38-41
  • 4.3.1 模块输入、输出38-39
  • 4.3.2 模块流程39-41
  • 4.3.3 计数模块小结41
  • 4.4 优化模块41-44
  • 4.4.1 模块输入、输出42
  • 4.4.2 模块流程42-44
  • 4.4.3 优化模块小结44
  • 4.5 显示模块44-48
  • 4.5.1 模块输入、输出45
  • 4.5.2 模块流程45-47
  • 4.5.3 显示模块小结47-48
  • 4.6 频率计系统模块构成48-50
  • 4.6.1 频率计系统的输入、输出48-49
  • 4.6.2 频率计系统说明49-50
  • 第五章 前沿发展趋势及开发体会总结50-57
  • 5.1 前沿发展趋势50-55
  • 5.1.1 深亚微米集成电路设计50-52
  • 5.1.2 可测性综合52-53
  • 5.1.3 系统芯片(SOC)53-55
  • 5.2 系统开发的几点体会55-57
  • 5.2.1 系统模块开发的重要性55-56
  • 5.2.2 VHDL语言的特殊性56
  • 5.2.3 器件时延对系统实现的影响56-57
  • 致谢57-58
  • 参考文献58

【引证文献】

中国期刊全文数据库 前1条

1 谈笑玲;;基于EDA技术的跳舞机的设计[J];科技信息;2012年03期

中国硕士学位论文全文数据库 前6条

1 任建波;基于NIOS Ⅱ的音频视频处理器接口IP核设计[D];东北师范大学;2011年

2 郁彦利;声纳目标模拟系统设计及工程实现[D];西北工业大学;2007年

3 王毅;FPGA在硬盘加密卡中的应用与研究[D];兰州大学;2007年

4 刘江林;时间继电器智能测试仪研究[D];西华大学;2008年

5 李丹丹;基于USB的并行多通道频率测试仪的设计[D];西华大学;2008年

6 张卡飞;基于FPGA的智能脱扣器的研究[D];江苏大学;2008年



本文编号:987384

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/987384.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户df45d***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com