分片式处理器一级数据缓存的设计与优化
发布时间:2021-10-02 00:15
分片式处理器体系结构(TPA)能够很好地应对纳米工艺代的功耗、线延迟、设计和验证复杂度等一系列问题,是一种具有良好的性能扩展潜力的众核处理器体系结构设计方案。作为一种新型的处理器体系结构,分片式处理器的一级数据高速缓存是决定分片式处理器性能的一个重要因素,面临许多有待深入研究和解决的问题,包括访存延迟、通信和同步、存储二义性,以及可扩展性等。本文探索了分片式处理器(TPA-PI)的一级数据高速缓存的设计空间,提出了一种设计方案,并通过对其性能影响因素的量化分析完成了对该设计方案的优化。论文的主要研究内容和成果包括:(1)在充分调研学术界提出的分片式处理器体系结构一级数据缓存设计方案的基础上,给出了分片式处理器TPA-PI的一级数据缓存设计。一级数据缓存包含四个体以提高访存带宽,体与体之间的数据按地址交叉存储以减少数据同步,体与体之间的通信通过片上网络来进行。一级数据缓存主要包括Load&Store队列、缺失处理单元、存储依赖预测器等模块。(2)分析了应用在TPA-PI块执行模型下的数据依赖特征,提出了对TPA-PI的一级数据缓存设计的第一种优化—改进存储依赖预测器。模拟结果表明...
【文章来源】:中国科学技术大学安徽省 211工程院校 985工程院校
【文章页数】:82 页
【学位级别】:硕士
【部分图文】:
TPA-PI处理器核一级数据缓存单元模块划分
【参考文献】:
博士论文
[1]多核结构上的线程级推测关键技术研究[D]. 梁博.中国科学技术大学 2008
本文编号:3417621
【文章来源】:中国科学技术大学安徽省 211工程院校 985工程院校
【文章页数】:82 页
【学位级别】:硕士
【部分图文】:
TPA-PI处理器核一级数据缓存单元模块划分
【参考文献】:
博士论文
[1]多核结构上的线程级推测关键技术研究[D]. 梁博.中国科学技术大学 2008
本文编号:3417621
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3417621.html