基于TMS320C6722B浮点DSP实验系统固件与实验设计
发布时间:2024-02-18 06:38
DSP技术是21世纪运用最广泛的技术之一,掌握DSP的开发和应用在嵌入式领域显得越来越重要。目前高校的DSP课程和对应的实验系统相对于快速发展DSP芯片来说还是落后的。针对这一问题,本文研究了基于TMS320C6722B浮点DSP处理器实验系统固件设计,目的是为学生在DSP技术方面提高实际动手能力提供先进的实验平台。 本文在对固件系统设计各环节进行深入研究的基础上,结合DSP和ARM处理器的特性,设计了此系统。系统采用TI公司的浮点DSP处理器TMS320C6722B作为实验平台的主处理器,负责数据处理,选用以Cortex-M3为内核的ARM处理器STM32F103ZET6作为系统的控制处理器,用来控制系统的操作、显示、上位机通信等模块,同时用ATMEL公司的ATF1508AS担负系统的逻辑控制和地址分配功能。 本文重点工作是对系统中控制模块的固件设计。其中包括了操作、显示、异步串口通信、双口RAM、SD卡存储和USB的固件模块的设计,另外设计了针对数字信号处理的相关实验和算法实验。 此实验系统具有强大的数据处理能力和控制功能,其丰富的外围器件配置资源,为系统的扩展和将来的系统升级提供...
【文章页数】:79 页
【学位级别】:硕士
【部分图文】:
本文编号:3902078
【文章页数】:79 页
【学位级别】:硕士
【部分图文】:
图3.1系统时钟框图及配置说明Figure3.1DiagramofthesystemeloekandeonfigurationinstrUetions1)当HIS作为PLL时钟的输入时,最高的系统时钟频率只能达到64MHz
系统}舌频率是72MHz,低速APB的最高频率为36MHz。STM32FIO3ZET6时钟框图和配置说明如图3.1所示[I8]:释释墙墙....
本文编号:3902078
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3902078.html