YHFT-XDSP片上二级存储控制器中DMA逻辑的设计与验证
发布时间:2017-06-25 14:15
本文关键词:YHFT-XDSP片上二级存储控制器中DMA逻辑的设计与验证,由笔耕文化传播整理发布。
【摘要】:当前信息时代DSP的应用无处不在,DSP的技术也越来越成熟。片上存储器作为DSP的一个重要组成部分,它的性能优化对DSP性能提升有重要影响。目前DSP的片上存储技术的发展具有以下趋势:1.Cache+RAM结构;2.两级存储结构;3.容量不断扩大;4.存储附属功能增多。存储的多样化和附属功能的增多带来了存储控制的复杂性。本文针对YHFT-XDSP芯片中通过DMA方式访问片上二级存储器(L2 SRAM)展开研究,本文的主要工作和贡献包括以下几点。1.分析了YHFT-XDSP芯片中片上二级存储器和片内DMA传输的特点,采用流水化方式设计并实现了存储器的DMA访问控制逻辑,有效提高了片上存储器响应DMA请求的处理效率和执行频率。2.与DMA访问流水线技术相结合,设计并实现了影子标签技术,降低了DMA访问L2 SRAM时,自动维护L2 SRAM与一级数据Cache之间数据一致性的时间开销,进一步提高了DMA访问效率。3.增加了DMA访问L2 SRAM的权限设置和检查,以及数据校验机制,提高了芯片在复杂应用中的数据访问可控性和系统安全性,拓展了芯片的环境适用性。4.采用Verilog硬件语言实现了上述支持存储保护、自动维护数据一致性并能够对数据进行纠1检2的DMA访问L2 SRAM流水处理逻辑。搭建环境对各种功能在模块级、系统级进行了较为全面的验证,对流水和非流水数据访问效率进行了对比,结果表明流水处理对于各种类型的请求都可以带来显著的效率提升。
【关键词】:数据一致性 存储保护 错误校验 DMA逻辑的流水线设计
【学位授予单位】:国防科学技术大学
【学位级别】:硕士
【学位授予年份】:2014
【分类号】:TP332
本文关键词:YHFT-XDSP片上二级存储控制器中DMA逻辑的设计与验证,由笔耕文化传播整理发布。
,本文编号:482443
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/482443.html