基于TMS320C6678的InSAR实时信号处理平台的设计与实现
发布时间:2019-11-03 21:59
【摘要】:随着数字信号处理技术的迅速发展,多核信号处理平台已经广泛应用于实时信号处理的各领域中。以实际项目应用为依托,本论文开发了一款高性能多核InSAR实时信号处理平台,用于实现雷达回波数据采集、InSAR实时信号处理和1553B总线通信。 该设计采用TI公司的最新一代多核DSP旗舰产品TMS320C6678以及ALTERA公司的Stratix IV GX系列FPGA芯片EP4SGX230构建了基于DSP+FPGA架构的雷达信号处理平台。其中,TMS320C6678DSP集成了8个C66x DSP核心,单核工作频率最大可以达到1.25GHz,而EP4SGX230FPGA拥有GXB模块,该模块可以通过IP核配置为SRIO等多种高速串行接口。 本文详细论述了处理平台的总体设计方案、硬件电路设计方案,,并在该平台上通过多种高速接口实现了高速通信和互连。该平台使用高速串行互连标准SRIO用于DSP与FPGA之间的高速数据传输,单通道数据传输速率可达5Gbps;应用DDR3高速缓存技术扩展了6GB的外部高速缓存,完成高速数据缓存;采用具有250MSPS采样速率的双通道14位ADC,实现雷达回波数据采集和转换;采用国际军用通信总线标准1553B,用于实现处理平台与主机的通信。同时,作为专用的雷达信号处理平台,还兼具一定的通用性和可扩展性。
【学位授予单位】:西安电子科技大学
【学位级别】:硕士
【学位授予年份】:2014
【分类号】:TN957.51
本文编号:2555300
【学位授予单位】:西安电子科技大学
【学位级别】:硕士
【学位授予年份】:2014
【分类号】:TN957.51
【参考文献】
相关期刊论文 前6条
1 王欣;杨涛;傅丰林;;RapidIO互连技术研究[J];电子科技;2008年09期
2 张志强;阮黎婷;倪涛;赵前晟;;ADC模数转换器有效位计算[J];电子科技;2010年03期
3 邱兆坤,王伟,马云,陈曾平;一种新的高分辨率ADC有效位数测试方法[J];国防科技大学学报;2004年04期
4 刘丰观;杨虎;;高速ADC系统动态性能指标评估方法的研究[J];国外电子测量技术;2012年12期
5 周远林;吴忠;丑武胜;;基于BU-61580的1553B总线接口设计[J];计算机工程与应用;2010年35期
6 李少龙;高俊;娄景艺;邱昊;;基于SRIO总线的数字信号处理系统的实现[J];通信技术;2012年05期
相关博士学位论文 前1条
1 彭岁阳;弹载合成孔径雷达成像关键技术研究[D];国防科学技术大学;2011年
本文编号:2555300
本文链接:https://www.wllwen.com/kejilunwen/wltx/2555300.html