当前位置:主页 > 科技论文 > 网络通信论文 >

基于USB3.0的多相位帧同步电路设计

发布时间:2017-08-22 11:34

  本文关键词:基于USB3.0的多相位帧同步电路设计


  更多相关文章: USB. 多相位技术 并行检测 帧同步 Verilog HDL


【摘要】:USB3.0帧同步电路设计的关键在于高速率下串行数据流的帧定位与数据对齐,需同时兼顾高效率和低功耗。使用Verilog HDL描述语言设计了一种基于多相位和并行检测技术的帧同步电路,重点对并行检测电路进行分析和优化。该电路在ISE中编译和仿真,结合数据进行分析,并将仿真结果进行比较验证,证明该电路能满足帧同步的速率和时序要求。
【作者单位】: 中国科学技术大学电子科学与技术系;
【关键词】USB. 多相位技术 并行检测 帧同步 Verilog HDL
【分类号】:TN919.34;TP334.7
【正文快照】: 0引言近年来,USB(通用串行总线)作为一种标准的传输接口[1],应用十分广泛。从2008年11月首次发布USB3.0规范以来,在快速存储、大数据高速传输等领域都出现了USB3.0[2]的身影,延续USB2.0时代的辉煌,继续展现出强大的竞争力。与USB2.0高速版本的设计[3]相比,USB3.0的复杂度大大

【参考文献】

中国期刊全文数据库 前2条

1 王永;白雪飞;方毅;;基于UTMI协议的USB2.0收发器逻辑电路设计[J];微型机与应用;2014年10期

2 刘昭,金德鹏,曾烈光;基于连续性判别的并行帧同步系统[J];电子学报;2005年07期

中国硕士学位论文全文数据库 前1条

1 杨卿;RapidIO高速互联接口的设计研究与应用[D];电子科技大学;2009年

【共引文献】

中国期刊全文数据库 前5条

1 刘亮;林福江;杨莹;;基于USB3.0的多相位帧同步电路设计[J];微型机与应用;2015年24期

2 张波;;一种适合高速接收机的帧同步方法[J];电视技术;2013年09期

3 毕明雪;潘成胜;田野;;自适应帧长高级在轨系统帧同步方案仿真研究[J];信息与控制;2012年04期

4 吕喜在;苏绍t,

本文编号:718929


资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/wltx/718929.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户738bb***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com