降维自适应阵列天线算法研究与硬件实现
发布时间:2017-10-07 06:03
本文关键词:降维自适应阵列天线算法研究与硬件实现
更多相关文章: 自适应阵列天线 降维 低成本 稳健性 FPGA
【摘要】:自适应阵列天线技术在军用、民用通信领域都具有十分广泛的应用潜力。在过去的50年发展过程中,自适应阵列天线算法已经得到了广泛的研究以及长足的发展。为进一步发展与应用该技术,主要需要解决两个方面的问题:一是阵列天线单元间的互耦、单元的方向性等因素将影响自适应阵列的性能,需要结合阵列天线理论与自适应波束形成算法进行分析讨论;再者就是自适应阵列天线技术的实现成本较为高昂,算法的实时性也无法保证,特别是高性能的算法以及高复杂度的算法。这极大地限制了自适应阵列天线技术的应用。针对以上所提出的问题,本文首先从基本阵列处理算法出发,结合阵列天线单元,讨论了阵列互耦环境以及单元的方向性对于自适应阵列信号处理算法性能的影响,并分析了其产生的原因。在此基础之上,利用阵列有源单元方向图的思想,建立了阵列环境中阵列接收数据模型及处理方法,并结合均匀直线阵列及柱面共形阵列的仿真算例验证了其有效性。降维算法是降低自适应系统实现成本与提高系统实时性的有效方法。本文分析了降维自适应波束形成方法的基本原理,得出了降维变换矩阵的一般设计准则。在此基础之上,提出了基于FIR滤波器设计方法的降维自适应波束形成方法。通过仿真算例验证,相比于传统的采样矩阵求逆算法(SMI),所提出的算法在快拍数、克服导向矢量估计误差以及扫描性能等方面有了明显改进,提高了系统实时性与稳健性,同时也降低了处理维度,降低了系统实现成本。在传统的基于QR分解的SMI处理方法的基础上,提出了降维预处理的FPGA实现方式,从而快速有效地完成了降维自适应波束形成方法在FPGA上的设计并进行了片上测试,其测试结果与理论结果相近。同时,降维算法大幅减少了所使用的LUT单元数,具有更小的硬件开销;所需的快拍数也大幅减少,算法具有更好的实时性。最后,本文完成了四通道数字中频采样接收机的设计与测试,并联合基带处理板卡,进行了自适应波束形成系统的模拟实验,其结果与理论结果吻合较好。
【关键词】:自适应阵列天线 降维 低成本 稳健性 FPGA
【学位授予单位】:电子科技大学
【学位级别】:硕士
【学位授予年份】:2015
【分类号】:TN820
,
本文编号:987289
本文链接:https://www.wllwen.com/kejilunwen/wltx/987289.html