当前位置:主页 > 科技论文 > 信息工程论文 >

高速多通道采样系统关键技术研究与实现

发布时间:2017-12-18 21:09

  本文关键词:高速多通道采样系统关键技术研究与实现


  更多相关文章: 时间交替采样 ADC校准 自动对齐算法 高速数据采集


【摘要】:随着数字信号处理技术的不断发展和完善,在工程应用领域,如软件无线电、测试等,把模拟信号转换为数字信号后再进行处理已成为主流的方案。然而随着待测信号的高频化,对数据采集系统的采样频率和采样精度都提出了更高的要求,随之带来的是系统的复杂度和难度大幅提高。如何设计功能完善、性能优异的高速信号采样系统具有很好的研究意义和实用价值。本课题是采样率为4 GSPS,采样精度为8 bit的高速8通道数据采集系统的关键技术研究与实现。通过仿真研究和验证,将系统指标分解到了各个子模块;针对时间交替结构的高速ADC中存在的偏置失配(offset mismatch)、增益失配(gain mismatch)、相位失配(time skew)等误差,进行了详细地理论分析和Matlab建模,推导出了采样结果中的频谱杂散的位置和幅度。基于以上工作,制定了相应的ADC校准方案。此外针对高速ADC数据传输中存在的亚稳态和多引脚数据不齐等问题,对时钟和数据的路径延时进行了理论分析,提出了一种引入FPGA的IODelay原语以实现可调节ADC各引脚的数据延时的方案,设计了针对亚稳态现象的数据中心与时钟边沿对齐算法与针对数据不齐的多引脚数据自动对齐算法,给出了算法流程并在FPGA中进行了实现。最后进行了软/硬件调试,从功能实现上验证了数据中心与时钟边沿对齐算法与多引脚数据自动对齐算法的有效性,亚稳态和数据延时不同的问题得到解决,ADC数据能够正确传输;通过对ADC的偏置失配、增益失配、相位失配进行校准,采样频谱变得纯净。测试结果表明,系统功能及性能指标满足了设计要求。
【学位授予单位】:电子科技大学
【学位级别】:硕士
【学位授予年份】:2016
【分类号】:TN911.7;TP274.2

【相似文献】

中国期刊全文数据库 前6条

1 Robert Wels.ETR;Moab;UT;;可节省μC芯片的I/O引脚数的LCD接口电路[J];电子设计技术;1998年07期

2 ;MB91665系列:低引脚数32位微控制器[J];世界电子元器件;2011年06期

3 ;低引脚数、外设丰富的8位PIC单片机[J];电子制作;2011年07期

4 ;亚信电子推出低功耗USB 转以太网控制器[J];电子与电脑;2010年07期

5 ;亚信电子推出低功耗SPI或Non-PCI以太网控制器[J];电子与电脑;2010年04期

6 ;[J];;年期

中国重要报纸全文数据库 前1条

1 ;2011年MCU最佳(产品)解决方案[N];中国电子报;2011年

中国硕士学位论文全文数据库 前1条

1 张浩;高速多通道采样系统关键技术研究与实现[D];电子科技大学;2016年



本文编号:1305617

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/xinxigongchenglunwen/1305617.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户f9cb8***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com