码率兼容的LDPC编译码器设计与实现
发布时间:2020-06-30 01:52
【摘要】:低密度奇偶校验码(Low Density Parity Code,LDPC)由于其纠错性能非常接近香农限,所以LDPC码在各类通信标准中都被采用,如802.11n标准和4G标准。由于现有LDPC编译码实现算法仍需要大量消耗硬件资源,所以LDPC码的编译码算法和编译码器的结构研究还有很大的价值。QC-LDPC码是一种具有准循环特性的LDPC码,可以大幅降低实现复杂度,具有很好的并行实现结构。IEEE 802.11n中的LDPC码即是QC-LDPC码。在编码器方面,本文基于P-ORLA算法给出了802.11n中LDPC码率兼容的实现结构。译码器方面,本文在原有分层译码算法的基础上,提出了一种优化的分层译码算法,可以加速LDPC译码的收敛迭代,并给出其码长码率兼容的译码器结构,实现了速率达到2Gbps,支持3种码长,1/2,2/3等多种码率的译码器。最后介绍了本文中的编译码模块开发流程,通过对设计模块进行仿真和综合,证明满足设计需求。
【学位授予单位】:电子科技大学
【学位级别】:硕士
【学位授予年份】:2019
【分类号】:TN911.22
【图文】:
H的点阵图
2H的点阵图
本文编号:2734678
【学位授予单位】:电子科技大学
【学位级别】:硕士
【学位授予年份】:2019
【分类号】:TN911.22
【图文】:
H的点阵图
2H的点阵图
【参考文献】
相关博士学位论文 前1条
1 袁瑞佳;LDPC码的高效编译码实现技术研究[D];西安电子科技大学;2012年
本文编号:2734678
本文链接:https://www.wllwen.com/kejilunwen/xinxigongchenglunwen/2734678.html