当前位置:主页 > 科技论文 > 信息工程论文 >

基于JESD204B的高速跳频实现

发布时间:2021-04-22 18:15
  跳频技术以其优秀的抗干扰和抗截获能力,成为现代通信中重要的一种通信方式,传统的跳频实现都是基于LVDS电平接口完成转换器与可编程逻辑芯片之间的数据传输,但是随着用户对数据类型和数据量需求的增加,传统的实现方式已经不能满足其需求。随着电子信息技术的发展,CML电平逐渐取代传统的LVDS电平应用于高速转换器的接口中,对高速接口的研究也从高速并行转换到高速串行上。基于CML电平的高速串行JESD204B接口,因其吉比特的传输速率和较少的引脚数量、简单的PCB布局、相对更小的封装体积等特性,逐渐成为近年来的研究热点。JESD204B接口工作在高速数据速率下时,任何的延迟都显得尤为重要,为了克服这一难题,该协议定义了确定性延迟的概念。本文利用JESD204B协议的确定性延迟,通过可编程逻辑的控制接口,控制高速转换器内部频率合成器,完成高速的频率跳变,实现精确的跳频。对比传统跳频实现方式,大大提高了系统的传输速率。本文的具体工作如下:1、研究JESD204B三层协议,重点研究确定性延迟的理论,分析系统延迟产生的原因和JESD204B协议中对确定性延迟的定义;根据高速转换器内部集成的功能模块,研究高... 

【文章来源】:电子科技大学四川省 211工程院校 985工程院校 教育部直属院校

【文章页数】:87 页

【学位级别】:硕士

【文章目录】:
摘要
abstract
第一章 绪论
    1.1 课题研究背景与意义
    1.2 国内外研究现状
        1.2.1 高速跳频系统研究现状
        1.2.2 JESD204B接口研究现状
    1.3 本文主要内容及结构安排
第二章 基本理论研究
    2.1 JESD204B接口介绍
        2.1.1 物理层
        2.1.2 数据链路层
        2.1.3 数据传输层
    2.2 确定性延迟理论研究
        2.2.1 链路中的延迟
        2.2.2 确定性延迟
    2.3 高速转换器理论
        2.3.1 带通采样定理
        2.3.2 数字滤波原理
        2.3.3 数字上下变频理论
    2.4 本章小结
第三章 电路设计
    3.1 核心芯片选型
        3.1.1 转换芯片选型
        3.1.2 FPGA芯片选型
        3.1.3 ZYNQ芯片选型
    3.2 ADC模拟前端设计
        3.2.1 巴伦的选型
        3.2.2 前端匹配网络设计
    3.3 DAC模拟信号输出接口设计
    3.4 时钟通道设计
        3.4.1 时钟需求分析
        3.4.2 时钟通道设计
    3.5 电源设计
        3.5.1 电源需求分析
        3.5.2 电源系统设计
        3.5.3 上电时序分析及设计
    3.6 本章小结
第四章 JESD204B接口及高速跳频设计
    4.1 ADC与 FPGA数据接口设计
        4.1.1 ADC参数设计
        4.1.2 JESD204B接收模块设计
    4.2 DAC与 FPGA数据接口设计
        4.2.1 DAC参数设计
        4.2.2 JESD204B发送模块设计
    4.3 高速跳频设计与测试
        4.3.1 确定性延迟设计
        4.3.2 高速跳频测试方案设计
    4.4 本章小结
第五章 总结
    5.1 本文主要工作
    5.2 下一步工作
致谢
参考文献


【参考文献】:
期刊论文
[1]通信教学研究中带通采样的统一推导与验证[J]. 王兵锐,张新刚,马晓普.  现代信息科技. 2019(24)
[2]基于FPGA的全数字高速跳频信号发生器设计[J]. 王怀军,田茂,谢桂辉.  仪表技术与传感器. 2018(05)
[3]JESD204B Subclass1模式时钟设计与调试[J]. 吕志鹏,马小兵,禹卫东.  电子技术应用. 2018(04)
[4]基于AD9680的高速数据接口设计[J]. 李武建,吴兵,彭卫.  山东工业技术. 2016(17)
[5]了解JESD204B规范的各层——从高速ADC的角度出发[J]. Jonathan Harris.  中国电子商情(基础电子). 2016(06)
[6]基于JESD204B协议的相控阵雷达下行同步采集技术应用[J]. 陈洋,俞育新,奚俊.  雷达与对抗. 2015(02)
[7]基于JESD204协议的高速串行采集系统[J]. 冉焱,席鹏飞.  电子科技. 2015(05)
[8]了解JESD204B链路参数[J]. Jonathan Harris.  中国电子商情(基础电子). 2014(10)
[9]基于FPGA+DSP的跳频电台传输系统[J]. 何亚兰,周刘纪.  单片机与嵌入式系统应用. 2013(10)

硕士论文
[1]10GSPS任意波形合成模块硬件设计[D]. 李成.电子科技大学 2019
[2]JESD204B协议在Xilinx系列FPGA上的设计与实现[D]. 冯克迁.电子科技大学 2019
[3]无人机信号侦收干扰一体化平台设计与实现[D]. 朱鹏宇.电子科技大学 2019
[4]基于JESD204B协议的高速接收电路研制[D]. 霍兴华.中国地质大学 2017
[5]2.5GSPS数据转换模块的研制[D]. 赵俊勇.电子科技大学 2017
[6]基于FPGA的宽带跳频同步通信系统的部分设计与实现[D]. 李晗.北京邮电大学 2016
[7]射频拉远数字信号处理板设计与研究[D]. 何元波.电子科技大学 2015
[8]高速宽带跳频系统基带处理模块的设计与实现[D]. 李国一.哈尔滨工业大学 2014
[9]数字滤波器的优化设计研究[D]. 郝逸轩.长沙理工大学 2012
[10]基于DDS高速跳频源的研制[D]. 崔小明.西安电子科技大学 2012



本文编号:3154237

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/xinxigongchenglunwen/3154237.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户5f633***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com