多进制高斯信道下四进制LDPC码的实现
发布时间:2017-07-15 22:22
本文关键词:多进制高斯信道下四进制LDPC码的实现
更多相关文章: 四进制LDPC码 多进制高斯信道 译码算法 准确度
【摘要】:四进制低密度校验码(Low-Density Parity-Check Code,LDPC)具有较好的抗突发差错性能。为了进一步改善系统的性能并适当降低其复杂度,在二进制LDPC码的基础上,主要研究短码长四进制LDPC码,并在原有串行译码算法的基础上对其改进,提出一种基于校验点准确度的串行译码算法。仿真结果表明,在多进制高斯信道条件下,对于短码而言,改进的串行译码算法性能要优于串行译码算法,在误码率为10-2时,能获得0.25 d B的编码增益。
【作者单位】: 海军工程大学电子工程学院;海军工程大学;
【关键词】: 四进制LDPC码 多进制高斯信道 译码算法 准确度
【分类号】:TN911.22
【正文快照】: 0引言虽然香农在1948年界定了信道编码[1]的性能,但是在Turbo码出现之前,大部分信道编码算法都远远达不到香农限。因此Turbo码的出现标志着加性高斯白噪声(AWGN)信道下信道编码开始接近香农限。1995年,在Turbo码的启发下,Mackay和Neal重新发现了长时间被遗忘的低密度校验(LDPC
【相似文献】
中国期刊全文数据库 前1条
1 冯生慧;高军涛;高婷;;周期为2(2~n 1)的四进制序列族的构造[J];密码学报;2014年04期
,本文编号:546036
本文链接:https://www.wllwen.com/kejilunwen/xinxigongchenglunwen/546036.html