当前位置:主页 > 科技论文 > 信息工程论文 >

多核DSP在基带处理板上的研究与应用

发布时间:2017-08-27 02:11

  本文关键词:多核DSP在基带处理板上的研究与应用


  更多相关文章: C-RAN 基带处理板卡 多核DSP 驱动设计


【摘要】:论文来源于通信公司C-RAN宏基站项目,该项目旨在集中高性能基带处理,大幅度缩减相同区域内基站的覆盖数量,增加用户的带宽,提高对用户基带业务数据高速传输和处理能力,同时还要降低能源的消耗,实现绿色演进。在课题中主要负责基带处理板上多核DSP系统的应用设计。论文在详细分析系统应用需求,查阅大量的多核DSP的相关资料基础上,选择Ti TMS320C6670多核DSP作为基带处理核心处理芯片,设计了电源电路、时钟电路、外部存储和多种高速通信接口电路。基于Ti的CCS5.3集成开发环境,采用C语言编程方式,设计了多核DSP系统SPI自启动程序、多个高速通信接口底层驱动程序和低功耗程序。项目中多核DSP自启动方式和通信接口驱动设计流程非常复杂,是本项目的一个难点,着重对该部分进行了深入的研究与设计,同时低功耗的实现是本项目的一个亮点,并基于SYS/BIOS操作系统编写多核DSP子系统测试程序,并通过JTAG仿真接口下载到硬件内存中运行并调试,完成系统测试,很好地达到项目要求。通过本项目的研究,最终为C-RAN基带处理池提供一个稳定的基带处理板卡,支持多标准网络,实现平滑升级,满足数据的高速率、低延时传输与高性能的处理,实现功耗的降低,并成功运用到了基站机箱小系统中,为物理层算法提供一个稳定的驱动平台,为本项目的顺利完成做出了巨大贡献。
【关键词】:C-RAN 基带处理板卡 多核DSP 驱动设计
【学位授予单位】:中国地质大学(北京)
【学位级别】:硕士
【学位授予年份】:2016
【分类号】:TN929.5
【目录】:
  • 摘要5-6
  • Abstract6-9
  • 第1章 引言9-15
  • 1.1 课题研究与背景9-11
  • 1.2 Keystone架构多核DSP11-13
  • 1.3 论文的主要工作13-15
  • 第2章 基带处理板整体架构15-21
  • 2.1 基带处理板架构15-16
  • 2.2 基带处理板应用需求16-17
  • 2.3 多核DSP系统17-20
  • 2.3.1 多核DSP芯片选型18-19
  • 2.3.2 TMS320C6670多核DSP系统19-20
  • 2.4 本章小结20-21
  • 第3章 多核DSP系统硬件电路设计21-37
  • 3.1 电源电路21-27
  • 3.1.1 电源电压需求21
  • 3.1.2 CVDD与VCC1V0电源21-24
  • 3.1.3 VCC3V3_AUX与VCC1V5电压24-26
  • 3.1.4 VCC1V8电源电路26-27
  • 3.2 时钟电路27-29
  • 3.2.1 TMS320C6670时钟需求27-29
  • 3.2.2 外部时钟电路29
  • 3.3 片外存储器电路29-32
  • 3.3.1 DDR3电路30-31
  • 3.3.2 EEPROM电路31-32
  • 3.3.3 Flash电路32
  • 3.4 Serial RapidIO接口电路32-33
  • 3.5 千兆以太网SGMMII接口33-35
  • 3.6 JTAG和串口电路35-36
  • 3.6.1 JTAG接口35
  • 3.6.2 UART接口35-36
  • 3.7 本章小结36-37
  • 第4章 多核DSP系统软件设计37-63
  • 4.1 CCS开发环境与集成开发套件37-38
  • 4.2 Serial RapidIO接口驱动38-41
  • 4.2.1 Serial RapidIO协议38
  • 4.2.2 多核DSP SRIO接口38-39
  • 4.2.3 SRIO驱动设计流程39-41
  • 4.3 多核以太网驱动41-49
  • 4.3.1 网络协处理器和多核导航器42-46
  • 4.3.2 以太网包传输过程研究与驱动设计流程46-49
  • 4.4 多核Boot启动49-55
  • 4.4.1 多核Boot软件流程49-51
  • 4.4.2 Boot Image文件的生成51-55
  • 4.5 低功耗的实现55-60
  • 4.5.1 PSC实现低功耗55-56
  • 4.5.2 核掉电控制降低功耗56-57
  • 4.5.3 Bootloader下的低功耗57-60
  • 4.6 SYS/BIOS实时操作系统60-62
  • 4.7 本章小结62-63
  • 第5章 测试与验证63-79
  • 5.1 电源与时钟测试63-65
  • 5.1.1 电源部分63-64
  • 5.1.2 时钟部分64-65
  • 5.2 SRIO链路测试65-69
  • 5.2.1 测试方案65-66
  • 5.2.2 测试结果与分析66-69
  • 5.3 以太网链路测试69-74
  • 5.3.1 测试方案69-71
  • 5.3.2 测试结果与分析71-74
  • 5.4 低功耗测试74-78
  • 5.4.1 PSC实现方式74-76
  • 5.4.2 核掉电方式76-78
  • 5.5 本章小结78-79
  • 结束语79-80
  • 致谢80-81
  • 参考文献81-82
  • 附录82

【参考文献】

中国硕士学位论文全文数据库 前4条

1 苏保禹;基于TI-C6678的多核DSP图像处理系统研究[D];中国科学院研究生院(光电技术研究所);2014年

2 陈伟;基于多核DSP的通用软件无线电平台设计与实现[D];南京理工大学;2014年

3 陶永燕;基于TI C66多核DSP技术的研究与应用[D];北京邮电大学;2013年

4 韩艳芬;WiMAX基带处理板的DSP子系统的设计与实现[D];电子科技大学;2009年



本文编号:743863

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/xinxigongchenglunwen/743863.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户d183d***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com