当前位置:主页 > 科技论文 > 仪器仪表论文 >

简易数字电子时钟的设计

发布时间:2021-08-16 23:51
  本文介绍了一种能较为准确计数的简易数字电子时钟的设计过程,包括了秒脉冲发生电路、秒计数电路、分计数电路、时计数电路、复位电路、校时电路和整点报时电路的具体设计方法,以及通过Proteus软件来对设计的整体电路进行仿真,最后通过仿真结果,来总结所设计的电路的优缺点。 

【文章来源】:甘肃科技. 2020,36(11)

【文章页数】:2 页

【部分图文】:

简易数字电子时钟的设计


电子时钟框图

电路图,电路,脉冲,分频


图2 秒脉冲电路

模块图,电路,模块,清零


秒计数电路模块采用反馈清零法,即利用74LS160芯片的异步清零端,当秒计数电路到达60(01100000B)时,用秒计数电路十位输出端的Q1,Q2的高电平加与非门对两片芯片的步清零端加低电平进行清零。具体电路如图3所示。分计数电路模块和秒计数电路模块功能类似,接法也类似,均采用反馈清零法。


本文编号:3346625

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/yiqiyibiao/3346625.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户d980b***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com