高速LVDS信号接收及基于FPGA的串并转换的设计
发布时间:2017-12-01 18:16
本文关键词:高速LVDS信号接收及基于FPGA的串并转换的设计
【摘要】:主要介绍高速LVDS差分信号转单端信号接收模块的设计,通过TI公司的SN65LVDS386芯片,接收差分信号并转换为单端信号,并基于FPGA实现串行数据转换为并行数据。
【作者单位】: 华中光电技术研究所—武汉光电国家实验室;
【分类号】:TN791
【正文快照】: 1引言随着信息技术的发展,数据量越来越大。低压差分信号传输技术(Low VoltageDifferential Signaling,LVDS)是一种满足当今高速数据传输应用的新型技术,它使得信号能在差分PCB线对或平衡电缆上以几百兆bps的速率传输,其低压幅和低电流驱动输出实现了低噪声和低功耗。在后端需
【相似文献】
中国期刊全文数据库 前4条
1 王朔,李刚,于学敏;基于CPLD的串并转换和高速USB通信设计[J];单片机与嵌入式系统应用;2002年05期
2 付秀兰;孙立宏;;基于65nm CMOS工艺的高速串并转换电路设计[J];中国集成电路;2012年04期
3 尹湛华;欧阳明星;;基于CPLD的电子秤逻辑接口设计[J];电子技术应用;2007年12期
4 ;[J];;年期
中国硕士学位论文全文数据库 前1条
1 贾小燕;在FPGA中利用SoftSerDes技术实现信号串并转换的研究[D];北京邮电大学;2008年
,本文编号:1242002
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/1242002.html