一种高效高速的大容量FPGA电路功能验证方法
发布时间:2020-02-19 00:13
【摘要】:对大容量FPGA芯片进行功能验证时,如何提高验证效率以及验证用例的覆盖率已经成为缩短总体产品时间所面临的挑战。针对上述问题,提出了一种高效、高速的大容量FPGA电路验证方法,可以根据验证用例需求,利用FPGA预先配置一定的功能,通过采取不同的配置文件得到最优网表。该验证方法具有灵活动态配置网表功能,可以节省仿真资源80%左右,大幅度缩短仿真时间,仿真器运行速度至少提高20倍,同时可以提高验证效率,最大限度地提高验证电路的覆盖率,能够满足大容量电路功能仿真的需求。该验证方法已成功应用于大容量FPGA电路功能验证工程实践中。
【相似文献】
相关期刊论文 前10条
1 李晓东;王子彦;;基于构件的反射式动态配置技术研究[J];微计算机信息;2008年33期
2 陈雅莉;艾萍;姚成霞;;动态配置机制及其在水利信息系统中的应用[J];水利信息化;2010年04期
3 文志华;周序生;廖立君;李长云;;一种面向自适应的动态配置方法[J];湖南工业大学学报;2009年01期
4 曹e,
本文编号:2580853
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/2580853.html