IC测试仪数字通道板设计及同步技术研究
发布时间:2021-02-17 02:03
IC测试仪作为集成电路产业中对芯片进行测试的专业仪器,其稳定性和准确性不言而喻。近年来,随着集成电路的高速发展,芯片管脚和速率都急剧增加,对IC测试仪也相应提出了更高的要求。目前,国内IC测试领域的发展与国外的技术还有相当大的差距,难以满足时代发展的需求。特别是在高速测试和高指标测试中,多通道的同步问题显得尤为突出,IC测试仪通道同步性能的高低将直接影响测试的数据和结果。从IC测试仪中的数字通道板的设计出发,本文重点研究了高分辨率边沿定位和通道同步性能相关的问题。分析和提出了数字通道板的硬件总体方案,并根据该方案设计了对应同步电路和校准方式。主要对以下方面进行了研究:1、数字通道板的方案和具体电路设计。根据指标要求和尺寸限制设计了以FPGA为控制中心的数字通道板,将向量生成模块,格式生成模块等都集成到FPGA中实现,可以实现更高的性能和更小的电路板面积。数字通道板上采用了大容量的外部存储器,可以存储高达每通道64M的测试向量。2、为了实现40ps的高分辨率波形边沿,提出延迟芯片法,内部延迟线法和吉比特收发器(Gigabit Transceiver)法三种方案。3、从与多通道同步相关的时...
【文章来源】:电子科技大学四川省 211工程院校 985工程院校 教育部直属院校
【文章页数】:75 页
【学位级别】:硕士
【文章目录】:
摘要
abstract
第一章 绪论
1.1 研究背景及意义
1.2 国内外研究现状与发展趋势
1.3 课题任务与本文主要工作
第二章 集成电路测试仪方案设计
2.1 集成电路测试仪的基本结构
2.2 数字通道板方案设计
2.3 发送波形边沿定位方案
2.3.1 延迟芯片法
2.3.2 内部延迟线法
2.3.3 吉比特收发器法
2.4 采集波形边沿定位方案
2.5 本章小结
第三章 数字通道板硬件实现
3.1 通信接口模块
3.2 数据存储模块
3.3 引脚电子
3.4 收发电路
3.4.1 高速发送电路
3.4.2 高速采样电路
3.5 时钟电路
3.5.1 时钟质量
3.5.2 时钟同步
3.5.3 时钟生成
3.6 触发电路
3.7 电源电路
3.8 信号完整性考虑
3.9 本章小结
第四章 多通道同步性能校准
4.1 通道传输延迟
4.2 时域反射测量延时
4.3 通道数据校准过程
4.3.1 吉比特收发器初始化
4.3.2 参考电平校准
4.3.3 传输延迟补偿
4.4 本章小结
第五章 硬件调试与测试
5.1 电路板硬件调试
5.2 吉比特收发器性能测试
5.3 通道同步测试
5.3.1 发送通道测试
5.3.2 采集通道测试
5.4 传输延迟测量
5.5 发送向量测试
第六章 总结与展望
致谢
参考文献
【参考文献】:
期刊论文
[1]以太网、PCIe和Rapid IO高速总线比较分析[J]. 祝树生,解春雷,仇公望,詹景坤,王小辉. 电子测试. 2016(11)
[2]数字通道传输延迟时间测量方法研究[J]. 顾梦霞. 计算机工程与科学. 2015(10)
[3]基于TDR的测试系统管脚时间同步测量方法[J]. 顾翼,石坚. 舰船电子工程. 2014(05)
[4]基于FPGA的高精度同步测量系统[J]. 张法全,贾少博,高平东,王国富,曾庆宁. 仪表技术与传感器. 2014(05)
[5]基于模拟IC测试的任意波形发生器设计与实现[J]. 陈芳. 电子设计工程. 2014(06)
[6]基于FPGA的DDR3 SDRAM控制器设计及实现[J]. 张刚,贾建超,赵龙. 电子科技. 2014(01)
[7]多通道高带宽同步采集系统[J]. 万力劢. 国外电子测量技术. 2012(01)
[8]J750型SOC测试系统校准技术概述[J]. 王耀国,王酣. 工业计量. 2011(02)
[9]利用时域反射计测量传输延时[J]. Bernard Hyland. 电子技术应用. 2010(06)
[10]突破限制 炫出精彩 我国IC测试发展的基本态势[J]. 曹锐,张生文. 科技智囊. 2007(02)
博士论文
[1]基于时域反射原理的电缆测长若干关键技术研究[D]. 宋建辉.哈尔滨工业大学 2010
硕士论文
[1]基于FPGA高速通用串行接口的设计与应用[D]. 张清亮.西安电子科技大学 2015
[2]高速逻辑分析仪多通道同步技术研究[D]. 徐伟亮.电子科技大学 2015
[3]高精度同步采样优化算法研究[D]. 李梦玮.武汉理工大学 2015
[4]高速电路中的信号完整性和电源完整性研究[D]. 曹世伟.西安电子科技大学 2015
[5]基于96通道同步数据采集系统的软硬件设计与实现[D]. 张理京.西安电子科技大学 2014
[6]多通道宽带信号发生器的设计和实现[D]. 项云龙.国防科学技术大学 2013
[7]多通道数字接收机相位同步技术研究[D]. 庞少龙.西安电子科技大学 2013
[8]高性能计算机I/O总线技术研究[D]. 李波.哈尔滨工业大学 2008
[9]数字IC自动测试设备关键技术研究[D]. 罗和平.电子科技大学 2008
[10]100MHz数字存储示波器型号样机研制[D]. 蒙玉宝.电子科技大学 2003
本文编号:3037250
【文章来源】:电子科技大学四川省 211工程院校 985工程院校 教育部直属院校
【文章页数】:75 页
【学位级别】:硕士
【文章目录】:
摘要
abstract
第一章 绪论
1.1 研究背景及意义
1.2 国内外研究现状与发展趋势
1.3 课题任务与本文主要工作
第二章 集成电路测试仪方案设计
2.1 集成电路测试仪的基本结构
2.2 数字通道板方案设计
2.3 发送波形边沿定位方案
2.3.1 延迟芯片法
2.3.2 内部延迟线法
2.3.3 吉比特收发器法
2.4 采集波形边沿定位方案
2.5 本章小结
第三章 数字通道板硬件实现
3.1 通信接口模块
3.2 数据存储模块
3.3 引脚电子
3.4 收发电路
3.4.1 高速发送电路
3.4.2 高速采样电路
3.5 时钟电路
3.5.1 时钟质量
3.5.2 时钟同步
3.5.3 时钟生成
3.6 触发电路
3.7 电源电路
3.8 信号完整性考虑
3.9 本章小结
第四章 多通道同步性能校准
4.1 通道传输延迟
4.2 时域反射测量延时
4.3 通道数据校准过程
4.3.1 吉比特收发器初始化
4.3.2 参考电平校准
4.3.3 传输延迟补偿
4.4 本章小结
第五章 硬件调试与测试
5.1 电路板硬件调试
5.2 吉比特收发器性能测试
5.3 通道同步测试
5.3.1 发送通道测试
5.3.2 采集通道测试
5.4 传输延迟测量
5.5 发送向量测试
第六章 总结与展望
致谢
参考文献
【参考文献】:
期刊论文
[1]以太网、PCIe和Rapid IO高速总线比较分析[J]. 祝树生,解春雷,仇公望,詹景坤,王小辉. 电子测试. 2016(11)
[2]数字通道传输延迟时间测量方法研究[J]. 顾梦霞. 计算机工程与科学. 2015(10)
[3]基于TDR的测试系统管脚时间同步测量方法[J]. 顾翼,石坚. 舰船电子工程. 2014(05)
[4]基于FPGA的高精度同步测量系统[J]. 张法全,贾少博,高平东,王国富,曾庆宁. 仪表技术与传感器. 2014(05)
[5]基于模拟IC测试的任意波形发生器设计与实现[J]. 陈芳. 电子设计工程. 2014(06)
[6]基于FPGA的DDR3 SDRAM控制器设计及实现[J]. 张刚,贾建超,赵龙. 电子科技. 2014(01)
[7]多通道高带宽同步采集系统[J]. 万力劢. 国外电子测量技术. 2012(01)
[8]J750型SOC测试系统校准技术概述[J]. 王耀国,王酣. 工业计量. 2011(02)
[9]利用时域反射计测量传输延时[J]. Bernard Hyland. 电子技术应用. 2010(06)
[10]突破限制 炫出精彩 我国IC测试发展的基本态势[J]. 曹锐,张生文. 科技智囊. 2007(02)
博士论文
[1]基于时域反射原理的电缆测长若干关键技术研究[D]. 宋建辉.哈尔滨工业大学 2010
硕士论文
[1]基于FPGA高速通用串行接口的设计与应用[D]. 张清亮.西安电子科技大学 2015
[2]高速逻辑分析仪多通道同步技术研究[D]. 徐伟亮.电子科技大学 2015
[3]高精度同步采样优化算法研究[D]. 李梦玮.武汉理工大学 2015
[4]高速电路中的信号完整性和电源完整性研究[D]. 曹世伟.西安电子科技大学 2015
[5]基于96通道同步数据采集系统的软硬件设计与实现[D]. 张理京.西安电子科技大学 2014
[6]多通道宽带信号发生器的设计和实现[D]. 项云龙.国防科学技术大学 2013
[7]多通道数字接收机相位同步技术研究[D]. 庞少龙.西安电子科技大学 2013
[8]高性能计算机I/O总线技术研究[D]. 李波.哈尔滨工业大学 2008
[9]数字IC自动测试设备关键技术研究[D]. 罗和平.电子科技大学 2008
[10]100MHz数字存储示波器型号样机研制[D]. 蒙玉宝.电子科技大学 2003
本文编号:3037250
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3037250.html