当前位置:主页 > 科技论文 > 电子信息论文 >

改进Cholesky分解算法的设计与FPGA实现

发布时间:2022-07-14 09:46
  针对大规模数字阵列的空域信号处理以及空时信号处理的要求,提出了一种高速并行的基于Cholesky分解的协方差矩阵反问题求解算法。相对于其他现有算法,所提算法具有更高的并行度与更低的处理延迟。在算法实现方面,提出了一种基于脉动阵列+反馈环的矩阵迭代结构来实现该算法,并在现场可编程门阵列(Field Programmable Gate Array,FPGA)平台上验证了该结构的有效性。电子设计自动化(Electronic Design Automatic,EDA)工具的综合与实现结果表明,所提算法实现结构具有高并行性、低延迟等优势,尤其在矩阵规模相对较大时优势明显。 

【文章页数】:5 页

【文章目录】:
0 引言
1 算法设计与实现
    1.1 理论基础
    1.2 改进Cholesky分解算法
    1.3 FPGA实现
2 性能分析
3 结论


【参考文献】:
期刊论文
[1]可配置Cholesky分解矩阵求逆的FPGA实现[J]. 胡铁乔,张毛毛,李阳波.  中国民航大学学报. 2017(04)



本文编号:3660894

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/3660894.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户ebe09***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com