一种高性能带隙基准的电源抑制比的优化
本文关键词:一种高性能带隙基准的电源抑制比的优化,由笔耕文化传播整理发布。
【摘要】:基于simc 0.18μm工艺,电源电压3.5 V,设计了一种具有低温度系数和高电源抑制比的带隙基准电压和电流。在cadence平台上仿真结果表明在-40~85℃度的温度范围内其温漂系数为4.57 ppm/℃,为提高其电源抑制比提出改为共源共栅结构,增加电压加法器和增加预稳压电路。
【作者单位】: 广东工业大学信息工程学院;
【关键词】: 带隙基准 电源抑制比 高性能 负反馈
【分类号】:TN432
【正文快照】: 在模拟集成电路里,电压基准和电流基准应用相当广泛,如ADC/DAC、比较器、音频功放等。如今人们对音响和各种电声设备的要求越来越高,而电源噪声和纹波是限制音频质量的一个重要因素,因此好的基准电路可以保证良好的声音性能。带隙基准能够产生与温度、电源电压、工艺等近视无
【相似文献】
中国期刊全文数据库 前5条
1 吴贵能;周玮;;一种两级CMOS运算放大器电源抑制比提高技术(英文)[J];重庆邮电大学学报(自然科学版);2010年02期
2 任明岩;;RF电路中LDO电源抑制比和噪声的选择[J];电子产品世界;2006年21期
3 陈钰,洪志良,朱江;采用0.25μmCMOS工艺、适用于LVDS驱动器的高性能多相时钟生成器的设计[J];半导体学报;2001年08期
4 韩良;喻明艳;刘晓宁;石颖伟;;一种CMOS低电压精准带隙参考源[J];微电子学与计算机;2007年12期
5 ;[J];;年期
中国硕士学位论文全文数据库 前9条
1 郭铭强;高精度片上电源的研究与实现[D];复旦大学;2014年
2 李睿;高性能分段曲率补偿带隙基准电压源的设计[D];西南交通大学;2016年
3 李亮;低噪声高电源抑制比片上LDO的研究与设计[D];电子科技大学;2016年
4 袁莹莹;一种低压差线性稳压器的设计[D];吉林大学;2010年
5 戚忠雪;一种基于0.18μm工艺的LDO的设计[D];吉林大学;2013年
6 王磊;一种高性能的低压差线性稳压器设计[D];电子科技大学;2011年
7 杨帆;低噪声低功耗LDO的研究与设计[D];暨南大学;2011年
8 付秀兰;高性能CMOS低压差线性稳压器的设计[D];合肥工业大学;2009年
9 张宏杰;全片上集成的线性稳压器的研究与设计[D];浙江大学;2010年
本文关键词:一种高性能带隙基准的电源抑制比的优化,由笔耕文化传播整理发布。
,本文编号:454573
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/454573.html