当前位置:主页 > 科技论文 > 电子信息论文 >

一种FPGA多时钟源管理器的设计与实现

发布时间:2017-06-24 22:15

  本文关键词:一种FPGA多时钟源管理器的设计与实现,,由笔耕文化传播整理发布。


【摘要】:FPGA可编程逻辑器件的高速性能是建立在稳定可靠的时钟之上的,因此时钟管理是FPGA设计中一个非常关键的步骤。文章对FPGA内使用的时钟类型进行了分析,讨论了相近时钟源的切换控制机制;然后探讨了任意频差的不同时钟源切换的问题,利用FPGA内部的CCM(时钟控制模块)对备选时钟源的有效性进行检测,采用VHDL语言设计了不同时钟源的自动切换功能,通过QuartusⅡ软件进行功能仿真,验证了设计的可行性。
【作者单位】: 西安工程大学;
【关键词】FPGA 时钟控制 侦测 数字锁相环 时钟源
【基金】:陕西本科高校省级人才培养模式创新实验区《电子信息类人才培养模式创新实验区》项目资助
【分类号】:TN791
【正文快照】: 0引言FPGA作为一种中大规模可编程逻辑器件,由于运行速度高、实时性好,可以完成许多逻辑处理、时序设计、数据处理、实时控制等复杂功能,已成为越来越多的复杂硬件电路系统的的核心单元。而FPGA的这些高速性能的发挥是离不开稳定可靠的高速时钟的,因此如何管理和调用FPGA内部

【相似文献】

中国期刊全文数据库 前10条

1 徐红侠 ,陈贵峰;用Delphi实现动态时钟程序[J];电脑编程技巧与维护;2004年11期

2 韦建荣;林君;柏荷;;一种高效的可编程时钟源设计[J];电测与仪表;2007年03期

3 钱均生,田柯文,魏震生;高速时钟源信号失真的分析[J];电子产品世界;2005年09期

4 Brad Brannon;Rob Reeder;;为您的转换器选择正确的时钟(4)[J];电子产品世界;2011年08期

5 于波,韩月秋;一种高频时钟源的设计与实现[J];北京理工大学学报;1999年06期

6 梁亢;;可自动选择时钟源的电路[J];集成电路应用;1993年02期

7 李尚柏 ,郑高群 ,唐章利;TMS320C5409 DSP时钟的编程控制[J];电子技术;2003年03期

8 陈启胜;杨百龙;王群策;;计算机时钟源的分析及设计[J];计算机与信息技术;2010年10期

9 杨思远;盛智华;汪宏峰;;新型时钟校准卡[J];电子测量技术;2003年03期

10 张鹏征;苏生平;李晖;;双时钟源技术在西宁750kV变电站的应用[J];青海电力;2009年03期

中国重要会议论文全文数据库 前3条

1 赵晓波;;校准手机时钟的应用的设想[A];河南省通信学会2005年学术年会论文集[C];2005年

2 张坤;张道农;邓志刚;张小波;于跃海;熊汉;邓虎;;电力系统的时间同步时钟源及授时技术探讨[A];2013年中国电机工程学会年会论文集[C];2013年

3 钱伟康;虞菁;郭强;;基于SPARTAN3E-FPGA的多重数字时钟源的拓扑[A];全国第一届嵌入式技术联合学术会议论文集[C];2006年

中国重要报纸全文数据库 前1条

1 本报记者 徐晶卉;iPad,你“走”得有点快[N];文汇报;2012年

中国硕士学位论文全文数据库 前4条

1 鲁凌菁;高速采样中的低抖动时钟源的研究与实现[D];电子科技大学;2016年

2 魏X;跨时钟域信号同步技术研究[D];西安电子科技大学;2009年

3 鲁美连;嵌入式NTP网络时钟源的研究与开发[D];华中科技大学;2007年

4 范建俊;分时交替ADC时钟失配数字校准设计与FPGA实现[D];电子科技大学;2011年


  本文关键词:一种FPGA多时钟源管理器的设计与实现,由笔耕文化传播整理发布。



本文编号:479730

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/479730.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户07160***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com