基于ARM和FPGA的弹丸测速系统设计
发布时间:2022-08-04 15:27
设计了一种基于ARM处理器和现场可编程门阵列(FPGA)的弹丸测速系统。充分利用FPGA的高速并行处理能力,进行多路触发电平的捕获,利用ARM进行逻辑控制与数据存储交互。实验结果表明:系统测速的精度在2%以内,满足实际工程应用的要求。
【文章页数】:3 页
【文章目录】:
0 引言
1 系统总体分析
1.1 不同测试靶的需求分析
1.2 测量时间数量级计算
1.3 原始测试波形特性考虑
2 系统硬件设计
2.1 测速仪硬件总体设计
2.2 电源设计
2.3 计数器设计与CPU设计
2.4 数据存储
2.5 显示交互设计
2.6 2.4 G串口通信设计
2.7 主动靶通用测试接口与可拆卸测试接口设计
3 系统软件设计
3.1 逻辑控制与数据存储交互模块
3.2 多路触发电平捕获器模块
4 系统测试结果
5 结束语
本文编号:3669796
【文章页数】:3 页
【文章目录】:
0 引言
1 系统总体分析
1.1 不同测试靶的需求分析
1.2 测量时间数量级计算
1.3 原始测试波形特性考虑
2 系统硬件设计
2.1 测速仪硬件总体设计
2.2 电源设计
2.3 计数器设计与CPU设计
2.4 数据存储
2.5 显示交互设计
2.6 2.4 G串口通信设计
2.7 主动靶通用测试接口与可拆卸测试接口设计
3 系统软件设计
3.1 逻辑控制与数据存储交互模块
3.2 多路触发电平捕获器模块
4 系统测试结果
5 结束语
本文编号:3669796
本文链接:https://www.wllwen.com/kejilunwen/jingguansheji/3669796.html