一种SoC芯片中PCIe接口的FPGA平台验证
发布时间:2021-01-24 08:33
PCI Express(PCIe)作为第三代高性能IO总线标准,以其高速率、低功耗、双通道、传输可靠等多方面的优势,被广泛应用在嵌入式领域,作为高速系统I/O总线,其功能和性能必然成为影响整个嵌入式系统成败的关键,因此,在嵌入式系统的设计及验证中,如何对PCIe接口进行充分、完备并且有效的验证显得至关重要。文章结合一种SoC芯片中的PCIe接口FPGA验证,进行PCIe协议及功能分析,搭建了FPGA验证平台,策划验证项,完成对PCIe接口的FPGA平台验证,有效的提高了验证效率,加快了芯片的开发速度。
【文章来源】:数字通信世界. 2020,(04)
【文章页数】:2 页
【部分图文】:
验证环境
(2)对传输层、数据链路层、配置空间的测试项目,包括传输层70项,数据链路层40项,配置空间66项,电测试1项,可根据训练器软件中对每个测试项的执行提示完成测试项的执行并自动生成测试报告。4.2 功能验证
【参考文献】:
期刊论文
[1]网络协议一致性测试研究综述[J]. 朱雪峰,许建军,邹彪,张哲,孙雷. 计算机科学. 2009(12)
本文编号:2996942
【文章来源】:数字通信世界. 2020,(04)
【文章页数】:2 页
【部分图文】:
验证环境
(2)对传输层、数据链路层、配置空间的测试项目,包括传输层70项,数据链路层40项,配置空间66项,电测试1项,可根据训练器软件中对每个测试项的执行提示完成测试项的执行并自动生成测试报告。4.2 功能验证
【参考文献】:
期刊论文
[1]网络协议一致性测试研究综述[J]. 朱雪峰,许建军,邹彪,张哲,孙雷. 计算机科学. 2009(12)
本文编号:2996942
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/2996942.html