当前位置:主页 > 科技论文 > 计算机论文 >

JESD204B高速串行接口的模块设计

发布时间:2021-01-28 22:11
  数据转换器是沟通数字世界和模拟世界的桥梁,是生活中普遍存在的重要基础技术。随着数据业务需求的激增,数据转换器的性能不断提升,朝着更高分辨率,更快采样速率的方向发展,同时还要面对低功耗、器件小型化、多通道集成等挑战。这些挑战加剧了数据转换器与逻辑器件之间的数据传输问题,传统的并行传输方式易受码间串扰影响,布线要求苛刻,已不能完成大数据量的同步传输需求。因此需要一种同步机制完善,以串行方式传输数据的接口。固态技术协会JEDEC发布的高速串行接口标准——JESD204,解决了高分辨率、高采样率、多通道转换器的数据传输问题。JESD204接口相比于传统的并行接口,在引脚数量,功耗和封装尺寸的等方面具有显著的优势,且自JESD204B版本起引入确定性延迟这一重要概念,使数据转换器和逻辑器件间的数据传输有了完善的同步机制。本文在深入理解JESD204B标准的基础上,使用Veriolg硬件描述语言设计了符合标准的发送端电路模块。该模块支持片内集成的应用,可满足双通道、12位分辨率、1.6Gsps采样率的ADC在四种采样模式下的数据采样,并可适配于符合LV-OIF-11G-SR规范的物理层。最终数据串... 

【文章来源】:西安电子科技大学陕西省 211工程院校 教育部直属院校

【文章页数】:100 页

【学位级别】:硕士

【部分图文】:

JESD204B高速串行接口的模块设计


JESD204标准简图

JESD204B高速串行接口的模块设计


JESD204A标准简图

JESD204B高速串行接口的模块设计


JESD204B标准简图

【参考文献】:
期刊论文
[1]基于JESD204B的高速串行数据收发接口设计[J]. 徐凤萍,龚至诚,王巍.  指挥控制与仿真. 2018(05)
[2]采用并行8b/10b编码的JESD204B接口发送端电路设计[J]. 李长庆,程军,李梁,龚燎.  微电子学与计算机. 2017(08)
[3]JESD204B协议中发送端同步电路设计与实现[J]. 欧阳靖,姚亚峰,霍兴华,谭宇.  电子器件. 2017(01)
[4]JESD204B接口中8B10B解码电路quadbyte设计[J]. 霍兴华,姚亚峰,陈朝.  电子技术. 2016(08)
[5]JESD204B接口协议中的8B10B编码器设计[J]. 霍兴华,姚亚峰,贾茜茜,刘建.  电子器件. 2015(05)
[6]JESD204B子类:简介和确定性延迟[J]. Del Jones.  中国电子商情(基础电子). 2015(03)
[7]JESD204B接口协议中的加扰电路设计[J]. 霍兴华,姚亚峰,贾茜茜,陈登.  电视技术. 2014(23)
[8]JESD204B接口协议中的8B/10B解码器设计[J]. 陈登,姚亚峰,欧阳靖,霍兴华.  电视技术. 2014(19)
[9]JESD204标准解析[J]. Jonathan Harris.  今日电子. 2012(12)
[10]CMOS集成电路及其具体应用[J]. 薛宝富,王海富.  黑龙江科技信息. 2011(28)

硕士论文
[1]8b/10b编解码器及Rapid IO 2.0差分接收机的设计[D]. 苏鹏洲.中国科学技术大学 2015
[2]基于8b/10b编码技术的SerDes接口电路设计[D]. 李永乾.电子科技大学 2010
[3]光纤通道8B/10B编码的CPLD实现与验证[D]. 陈孟杰.西北工业大学 2007



本文编号:3005781

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3005781.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户5f76d***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com