32位定点DSP外设的设计与验证
发布时间:2017-04-26 06:12
本文关键词:32位定点DSP外设的设计与验证,由笔耕文化传播整理发布。
【摘要】:随着国际通信与IC行业的飞速发展,DSP技术在通信、控制、航天等技术领域的广泛应用,DSP处理器不管从结构设计还是到工艺制造都的到了飞速的发展。因而设计具有自主知识产权的IP核有着重大而深远的意义。 针对32位定点DSP的设计展开工作,主要研究重点在DSP外设的设计,完成了外设模块SCI、片上Flash测试接口、定时器以及内部ROM的设计。从通用32位定点DSP的角度,分析研究了32位定点DSP的结构以及外设的特点。分别对SCI串行通信接口、片上Flash测试接口,定时器以及片内ROM的设计作了详细的验证。 通过对串行接口功能模块的划分,完成了串口控制寄存器的设计与功能描述,,实现了对串口的控制。完成了串口时钟与帧同步控制器模块的设计实现了任意分频。完成了串口收发状态机的设计实现了串口的收发功能。状态的设计中采用结构化的主从状态机实现,提高了串口的收发效率。 结合对Flash IP接口分析以及测试的要求,实现了测试接口引脚复用设计和接口逻辑转换的设计,设计在减少测试引脚的数量的同时准确并完整地实现了对片上Flash的测试。 通过对DSP处理器的指令编译处理,将编译后的指令加载到片外RAM中。通过设计的串口将程序下载到DSP内部RAM中完成了对DSP处理器的验证。从验证结果a+c=0x16存放在地址1002,跳转指令跳转地址003可以看出DSP正确的执行了编译的代码。
【关键词】:数字信号处理器 串行接口 复用 Flash测试接口 定时器
【学位授予单位】:哈尔滨理工大学
【学位级别】:硕士
【学位授予年份】:2014
【分类号】:TP332
【目录】:
- 摘要5-6
- Abstract6-10
- 第1章 绪论10-17
- 1.1 课题来源与意义10-11
- 1.2 DSP 处理器综述11-13
- 1.2.1 DSP 处理器的发展史11
- 1.2.2 DSP 处理器的应用11-13
- 1.2.3 在传感器方面的应用13
- 1.3 DSP 的特点及基本结构13-15
- 1.4 研究主要内容及论文章节安排15-17
- 第2章 DSP 处理器体系结构设计17-23
- 2.1 DSP 架构17-18
- 2.2 DSP 内核组件18-21
- 2.2.1 乘法器 MPY18-19
- 2.2.2 算术逻辑单元 ALU19
- 2.2.3 总线结构19-20
- 2.2.4 中断系统20
- 2.2.5 CPU 寄存器20-21
- 2.3 片上外围设备21-22
- 2.4 本章小结22-23
- 第3章 片上串行接口的设计23-47
- 3.1 串行接口结构设计24-28
- 3.1.1 串行接口控制寄存器24-27
- 3.1.2 串行接口端口 FSX/DX/CLKX 控制寄存器27-28
- 3.2 帧与时钟同步信号控制器设计28-29
- 3.3 发送器设计29-38
- 3.3.1 发送时序分析30-34
- 3.3.2 发送状态机的设计34-38
- 3.4 接收器设计38-46
- 3.4.1 接收器时序分析39-42
- 3.4.2 接收状态机设计42-46
- 3.5 本章小结46-47
- 第4章 Flash 测试接口设计47-54
- 4.1 Flash-IP 模块说明与测试时序设计47-51
- 4.2 数据地址转换模块设计51-52
- 4.3 仿真与验证52-53
- 4.4 本章小结53-54
- 第5章 电路仿真与验证54-63
- 5.1 指令与寻址54-55
- 5.2 电路工作模式55-58
- 5.3 指令编译与分析58-62
- 5.4 本章小结62-63
- 结论63-64
- 参考文献64-67
- 攻读硕士学位期间发表的学术论文67-68
- 致谢68
【参考文献】
中国期刊全文数据库 前10条
1 张s
本文编号:327893
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/327893.html