用存储器构建任意时序多路脉冲发生器
发布时间:2021-07-25 23:03
用存储器构建任意时序多路脉冲发生器,简单、直观、易用。在逻辑电路课程学习中,结合仿真软件,可完成任意脉冲输入的逻辑电路的验证和演示。仿真软件Logisim-Evolution有一个错误:它的触发器在触发信号有效沿后的输出状态,不取决触发信号有效沿前一瞬间的输入状态,而是取决于触发信号有效沿后一瞬间的输入状态,这个特征与实际硬件不符。
【文章来源】:九江职业技术学院学报. 2020,(02)
【文章页数】:3 页
【部分图文】:
连续位0和1及其对应的波形信号
计数器和3个一位存储器构成的3路脉冲发生器
计数器和1个四位存储器构成的3路脉冲发生器
【参考文献】:
期刊论文
[1]基于51单片机的CCD驱动程序和电路设计[J]. 王改芳,杨正祥. 实验技术与管理. 2016(09)
[2]基于单片机及CPLD的多间隔脉冲产生电路[J]. 朱靖玉,刘鑫,周永兵. 电子设计工程. 2012(04)
本文编号:3302952
【文章来源】:九江职业技术学院学报. 2020,(02)
【文章页数】:3 页
【部分图文】:
连续位0和1及其对应的波形信号
计数器和3个一位存储器构成的3路脉冲发生器
计数器和1个四位存储器构成的3路脉冲发生器
【参考文献】:
期刊论文
[1]基于51单片机的CCD驱动程序和电路设计[J]. 王改芳,杨正祥. 实验技术与管理. 2016(09)
[2]基于单片机及CPLD的多间隔脉冲产生电路[J]. 朱靖玉,刘鑫,周永兵. 电子设计工程. 2012(04)
本文编号:3302952
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3302952.html