闪存控制器研究与设计
发布时间:2021-09-03 11:48
闪存控制器是固态盘中的关键器件。许多电子设备使用CF卡、SD卡等存储设备保存数据。所有这些固态卡的心脏就是闪存控制器。固态盘由于具有高可靠性和高性能的特点而被广泛应用于工业控制、航天、航空等领域。基于大量针对接口、闪存控制电路的测试与分析后,本论文提出了一种构造闪存控制器的新方法。论文中逐一展开总体设计、详细计划和测试的描述。闪存控制器在固态盘中占有相当重要的位置,这一技术的掌握使得我们能够开发、生产固态盘。
【文章来源】:西安电子科技大学陕西省 211工程院校 教育部直属院校
【文章页数】:68 页
【学位级别】:硕士
【部分图文】:
Flash初始化流程图
图 4.3 IDE 接口逻辑单元框图如图 4.3 所示,IDE 接口逻辑单元主要由三部分组成,IDE 时序控制模块和控制管理单元。IDE 时序模块负责解析 IDE 接口时据的接收和发送的时序,BARM 读写控制模块负责完成对 BRA,控制管理单元协调这两部分工作,实现完整的的 IDE 接口的.2 硬件接口及内部寄存器定义表 4.1 定义了 IDE 接口逻辑单元的硬件接口信号定义,包括了内部数据、控制信号。表 4.2 描述了 IDE 寄存器的地址定义。表 4.1 IDE 接口逻辑单元硬件接口定义信号名称 输入输出效 宽有 位备注电平sClk I 1 FPGA 系统时钟C_Rest I L O 该模块送给 PPC 复位系统信号
闪存控制器研究与设计 命 理该模块首先接收命令参数,并将参数值写入 寄 中 给 Pow读 等 应 PowerPC 处理完后, 读命令模块从双口 RA数 数 送 处理流程 图 4 示IDE 读 令处 模块到 IDE 存器 ,然后请求并 待回 ,待 IDE据并将 据发 到 IDE 总线上。 图如 .5 所 :
【参考文献】:
期刊论文
[1]基于VxWorks的PCI设备驱动程序设计与实现[J]. 蒋景红,冯欣欣,何国建,蔡惠智. 测控技术. 2007(09)
[2]FRAM——单芯片全能存储技术[J]. Mike Alwais. 电子设计应用. 2007(05)
[3]基于FPGA的前向纠错算法[J]. 沈杨豪,李广军. 国外电子元器件. 2006(02)
本文编号:3381057
【文章来源】:西安电子科技大学陕西省 211工程院校 教育部直属院校
【文章页数】:68 页
【学位级别】:硕士
【部分图文】:
Flash初始化流程图
图 4.3 IDE 接口逻辑单元框图如图 4.3 所示,IDE 接口逻辑单元主要由三部分组成,IDE 时序控制模块和控制管理单元。IDE 时序模块负责解析 IDE 接口时据的接收和发送的时序,BARM 读写控制模块负责完成对 BRA,控制管理单元协调这两部分工作,实现完整的的 IDE 接口的.2 硬件接口及内部寄存器定义表 4.1 定义了 IDE 接口逻辑单元的硬件接口信号定义,包括了内部数据、控制信号。表 4.2 描述了 IDE 寄存器的地址定义。表 4.1 IDE 接口逻辑单元硬件接口定义信号名称 输入输出效 宽有 位备注电平sClk I 1 FPGA 系统时钟C_Rest I L O 该模块送给 PPC 复位系统信号
闪存控制器研究与设计 命 理该模块首先接收命令参数,并将参数值写入 寄 中 给 Pow读 等 应 PowerPC 处理完后, 读命令模块从双口 RA数 数 送 处理流程 图 4 示IDE 读 令处 模块到 IDE 存器 ,然后请求并 待回 ,待 IDE据并将 据发 到 IDE 总线上。 图如 .5 所 :
【参考文献】:
期刊论文
[1]基于VxWorks的PCI设备驱动程序设计与实现[J]. 蒋景红,冯欣欣,何国建,蔡惠智. 测控技术. 2007(09)
[2]FRAM——单芯片全能存储技术[J]. Mike Alwais. 电子设计应用. 2007(05)
[3]基于FPGA的前向纠错算法[J]. 沈杨豪,李广军. 国外电子元器件. 2006(02)
本文编号:3381057
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3381057.html