某电子侦察系统中的数字信号处理模块硬件设计
发布时间:2021-10-08 15:27
电子侦察系统指对敌方的无线电信号进行搜索、识别、定位和分析,以确定这些设备的技术参数,进而获取敌方情报的系统。数字信号处理技术是电子侦察系统的灵魂,直接决定侦察速度、灵敏度、范围等各种技术指标。随着DSP技术和软件无线电技术的发展,电子侦察系统正朝着全数字化方向发展。信号处理模块是电子侦察系统的计算中心,主要由硬件和软件两部分组成。软件包括算法和实现算法的程序。硬件包括处理芯片、外围芯片、接插件和PCB等。硬件设计包括芯片选型、硬件原理设计、PCB设计等过程。在很大程度上,硬件设计决定了设备的功能、性能、可靠性、可生产性、可维护性、电磁兼容能力等,需要遵守严格的规范和流程,这是工程设计和学术研究的一个显著区别。本论文主要介绍了某电子侦察系统中的信号处理模块的芯片选型、硬件设计、PCB设计过程,一方面介绍了信号处理模块的原理,另一方面重点突出了硬件设计和PCB设计的流程、重要规范和注意事项。在此基础上,还简要地介绍底层软件设计和逻辑设计的原理和流程。信号处理模块采用‘’DSP+FPGA"的构架,分别采用TS201S, Virtex4两种芯片。DSP芯片是数字信号处理的核心,主要处理算法通...
【文章来源】:电子科技大学四川省 211工程院校 985工程院校 教育部直属院校
【文章页数】:83 页
【学位级别】:硕士
【部分图文】:
ADSP-TS201S结构图
︸…一︸︸︸﹁﹁一一︸一一一一一︸一︸︸︸一月卯佣王川书挤乃加巧从e用。尽胡印图2一 4AnSP一Ts20ls地址空间分布地址空间由以下几部分组成:外部存储器bank空间,用于访问片外存储器,包括SDRAM,bank0(MS0),bankl(MSI),和主机(MSH)。外部多处理器空间。内部地址空间。4SOC接口。ADSP一TS加1由1组SOC总线连接外部接口(外部端口,DMA,链路端口)到内部存储器系统。该总线含有128位数据,犯位地址,工作频率(SOCCLK)为处理器核心时钟频率(CCLK)的一半。5时钟。ADSP一TS201含有2个通用64位时钟
KKKKK...NNNNN }}}}}}}}}}}}}}}}}…黝翼翼 翼 翼 翼 翼 翼 翼图2一 5SDRAM和ADSP一TS201的连接图10链路端口ADSP一TS201有4个全双工的链路端口。主要用于系统中TigerSHARC处理器之间点到点通信。链路端口使用LVDS电路。数据在时钟的上升沿和下降沿驱动和锁存。所有的链路端口都可以用于启动。每个链路端口都与两个DMA通道相连。一个通道用于发送数据,另一个通道用于接收数据。这两个DMA通道能够连接内部存储器,外部存储器或者其它的链路端口缓冲器。llJ认G(JoiniTestAetionGro即)接口TigersHARC处理器支持IEEE标准 1149.1测试访问接口。具有以下引脚:TRST,测试复位,TCK测试时钟,TDI测试数据输入,TDO测试数据输出,TMS测试模式选择,EMU仿真。 2.3.2FPGA现场可编程逻辑门阵列(FieldProgr~ableGateArray)是20世纪80年代中期出现的一种新型可编程逻辑器件。它既继承了门阵列逻辑器件密度高和通用性强的优点
【参考文献】:
期刊论文
[1]基于ADSP-TS201的嵌入式图像处理平台[J]. 酒乐,胡雅萍,管吉兴,张士强. 无线电工程. 2007(09)
[2]采用ADSP-TS201处理器的通信侦察系统的设计[J]. 董健,魏平. 实验科学与技术. 2007(03)
[3]基于ADSP-TS201S的数字信号处理器设计[J]. 杨希让. 火控雷达技术. 2007(02)
[4]多ADSP-TS201红外弱小目标实时检测跟踪系统的硬件设计[J]. 王广平,许廷发,倪国强,高昆. 光学精密工程. 2007(06)
[5]ADSP-TS201的系统设计及外部总线接口技术[J]. 王菲,汪学刚. 现代电子技术. 2007(11)
[6]基于FPGA和TS201链路口的多通道数据采集系统设计[J]. 孙进卿,苏涛. 现代电子技术. 2007(04)
[7]通信侦察接收机的数字信号处理技术[J]. 山娟苗. 计算机与网络. 2006(09)
[8]基于ADSP-TS201S的DBF处理器的设计与实现[J]. 盛卫星,崔君军,管蓓. 现代雷达. 2005(08)
[9]ADSP-TS201S芯片的功能和应用[J]. 庞娜,刘书明,徐平江. 国外电子元器件. 2005(01)
[10]ADSP-TS201在TD-SCDMA基站中的应用[J]. 卢勤博,杨万海,冯维婷. 现代电子技术. 2004(23)
本文编号:3424440
【文章来源】:电子科技大学四川省 211工程院校 985工程院校 教育部直属院校
【文章页数】:83 页
【学位级别】:硕士
【部分图文】:
ADSP-TS201S结构图
︸…一︸︸︸﹁﹁一一︸一一一一一︸一︸︸︸一月卯佣王川书挤乃加巧从e用。尽胡印图2一 4AnSP一Ts20ls地址空间分布地址空间由以下几部分组成:外部存储器bank空间,用于访问片外存储器,包括SDRAM,bank0(MS0),bankl(MSI),和主机(MSH)。外部多处理器空间。内部地址空间。4SOC接口。ADSP一TS加1由1组SOC总线连接外部接口(外部端口,DMA,链路端口)到内部存储器系统。该总线含有128位数据,犯位地址,工作频率(SOCCLK)为处理器核心时钟频率(CCLK)的一半。5时钟。ADSP一TS201含有2个通用64位时钟
KKKKK...NNNNN }}}}}}}}}}}}}}}}}…黝翼翼 翼 翼 翼 翼 翼 翼图2一 5SDRAM和ADSP一TS201的连接图10链路端口ADSP一TS201有4个全双工的链路端口。主要用于系统中TigerSHARC处理器之间点到点通信。链路端口使用LVDS电路。数据在时钟的上升沿和下降沿驱动和锁存。所有的链路端口都可以用于启动。每个链路端口都与两个DMA通道相连。一个通道用于发送数据,另一个通道用于接收数据。这两个DMA通道能够连接内部存储器,外部存储器或者其它的链路端口缓冲器。llJ认G(JoiniTestAetionGro即)接口TigersHARC处理器支持IEEE标准 1149.1测试访问接口。具有以下引脚:TRST,测试复位,TCK测试时钟,TDI测试数据输入,TDO测试数据输出,TMS测试模式选择,EMU仿真。 2.3.2FPGA现场可编程逻辑门阵列(FieldProgr~ableGateArray)是20世纪80年代中期出现的一种新型可编程逻辑器件。它既继承了门阵列逻辑器件密度高和通用性强的优点
【参考文献】:
期刊论文
[1]基于ADSP-TS201的嵌入式图像处理平台[J]. 酒乐,胡雅萍,管吉兴,张士强. 无线电工程. 2007(09)
[2]采用ADSP-TS201处理器的通信侦察系统的设计[J]. 董健,魏平. 实验科学与技术. 2007(03)
[3]基于ADSP-TS201S的数字信号处理器设计[J]. 杨希让. 火控雷达技术. 2007(02)
[4]多ADSP-TS201红外弱小目标实时检测跟踪系统的硬件设计[J]. 王广平,许廷发,倪国强,高昆. 光学精密工程. 2007(06)
[5]ADSP-TS201的系统设计及外部总线接口技术[J]. 王菲,汪学刚. 现代电子技术. 2007(11)
[6]基于FPGA和TS201链路口的多通道数据采集系统设计[J]. 孙进卿,苏涛. 现代电子技术. 2007(04)
[7]通信侦察接收机的数字信号处理技术[J]. 山娟苗. 计算机与网络. 2006(09)
[8]基于ADSP-TS201S的DBF处理器的设计与实现[J]. 盛卫星,崔君军,管蓓. 现代雷达. 2005(08)
[9]ADSP-TS201S芯片的功能和应用[J]. 庞娜,刘书明,徐平江. 国外电子元器件. 2005(01)
[10]ADSP-TS201在TD-SCDMA基站中的应用[J]. 卢勤博,杨万海,冯维婷. 现代电子技术. 2004(23)
本文编号:3424440
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3424440.html