当前位置:主页 > 科技论文 > 计算机论文 >

高速大容量图像存储系统设计

发布时间:2022-01-12 01:28
  随着科技的发展,对图像存储系统的速度、容量、功耗、可靠性要求越来越高,如何开发出高质量的图像存储系统,实时快速的存储大量高速图像数据是本论文研究的关键。本文首先介绍研究的背景,然后根据任务要求给出硬件设计以及控制逻辑设计。针对MC1311高速COMS相机,采用闪存Flash Memory作为存储介质,FPGA(现场可编程门阵列)为存储阵列的控制核心,设计完成了高速大容量图像存储系统。FPGA既可作为高速数据传输到FLASH的缓存,又能实现对FLASH的读写、擦除操作的时序控制。针对外部高速图像数据的输入,引入了多级流水和并行处理技术,并自动屏蔽了FLASH的坏块,成功实现了用高密度、相对低速的FLASH存储器对高速图像数据的可靠存储。读取存储阵列的图像数据时,采用PCI传输,实现了PCI接口与上位机之间的通信。 

【文章来源】:西安电子科技大学陕西省 211工程院校 教育部直属院校

【文章页数】:58 页

【学位级别】:硕士

【部分图文】:

高速大容量图像存储系统设计


相机接口配置

传感器,相机,高速接口,像素


流主要通过扩展CameraLink高速接口输出。、控制、数据均需要连接到存储系统,因此两者之间的连接和2个MDR26连接器。1为彩色相机,传感器包含R、G、B三种。MC1311传感器的B盯图所示。

设计图,控制电路板,设计图


3.2.2控制板硬件设计控制电路板硬件组成主要包括FPGA、 CameraLink收发芯片、数据传输收发芯片以及DC心C芯片等。控制电路板设计图如图3.2所示:上位机上位机电电源模块块 块块块块块块块块块 (((DC/DC)))))FPGA接口控制 制 制制制制制制制 TTTPS703022222EP2530F672I44444自定义总线线 接 接 接 接 接 接口 口 数 数数数数数数数数 数据接收 收长 长长’川 川 DS90CR288AAA命命命命 命 命命命命命命命命 命令发送 送时时钟钟 钟钟钟钟钟钟钟钟钟 钟 DS90LV04777晶晶振振 振振振振振振振振数 数据传输 输输输输输输输输输 DDDS90LV048AAAAARS485驱动 动 命 命令发送 送送 SN75LBC18444 OOOS90LV047777777777777777777延延长电缆驱动动动动动动动动动动 DDDS15BA101、、、RS485连接器 器 DDDS15EA101111111111111111111图3.2控制电路板设计图FPGA的功能为完成数据与控制信号接口逻辑的设计,将接收的图像数据通过母板分发到存储器电路板。FPGA芯片的选择综合考虑速度、FO管腿数量、片内数据存储容量以及工作温度等因素。采用ALTERA公司的Stratixll系列的EP2530F672I4

【参考文献】:
期刊论文
[1]高速大容量FLASH存储系统设计[J]. 李超,王虹现,邢孟道.  火控雷达技术. 2007(01)
[2]高速大容量固态存储系统的设计[J]. 韩茜,罗丰,吴顺君.  雷达科学与技术. 2005(02)

博士论文
[1]基于闪存的星载高速大容量存储技术的研究[D]. 朱岩.中国科学院研究生院(空间科学与应用研究中心) 2006

硕士论文
[1]基于FPGA的嵌入式图像采集卡的研究[D]. 彭平良.大连理工大学 2008
[2]基于FLASH的大容量记录器的设计[D]. 许辉.中北大学 2007
[3]基于闪存的大容量图像存储器的研究[D]. 李敏洁.中国科学院研究生院(长春光学精密机械与物理研究所) 2006
[4]基于闪存的星载大容量存储器的研制[D]. 高怡祯.中国科学院研究生院(空间科学与应用研究中心) 2004



本文编号:3583831

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3583831.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户4057c***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com