基于多种软件的DDR3的关键时序参数的仿真与分析
发布时间:2017-05-24 16:08
本文关键词:基于多种软件的DDR3的关键时序参数的仿真与分析,由笔耕文化传播整理发布。
【摘要】:随着信息量增长的越来越迅速,DDR (Double Data Rate)芯片的应用也越来越广泛,由于其数据传输速率以及工作频率的逐步提升,又由于DDR基于并行总线结构,导致相邻的总线间更容易互相影响,这使得信号间的时序问题变得越来越严重,所以对DDR系统设计的时序要求也越来越高,越来越严格。本文使用目前广泛应用的EDA工具Cadence、ANSYS以及Sigrity软件分别对实际电路板上的DDR3模块的关键时序参数进行仿真与分析。本文首先阐述了DDR3采用的源同步时钟信号的工作原理,以及DDR3关键时序参数的含义和规范要求,然后通过三种不同的软件对板上DDR3部分的关键参数进行仿真,最后将三种软件仿真结果和实测结果以及业内JEDEC(电子工程设计发展联合协会)标准对比,通过对比三种不同的软件仿真前准备工作、仿真结果和仿真精度,得到三种不同软件进行时序仿真分析的优缺点,可为不同场合以及不同精度要求下进行高速并行总线的仿真和分析提供参考,对以后更高频率的DDR设计有很好的参考借鉴作用。
【关键词】:DDR3 Cadence ANSYS Sigrity 时序
【学位授予单位】:内蒙古大学
【学位级别】:硕士
【学位授予年份】:2015
【分类号】:TP333
【目录】:
- 摘要4-5
- Abstract5-10
- 第一章 绪论10-13
- 1.1 研究背景与意义10
- 1.2 国内外现状10-11
- 1.3 论文主要工作及内容安排11-13
- 1.3.1 论文主要工作11
- 1.3.2 论文内容安排11-13
- 第二章 高速DDR3并行总线概述13-28
- 2.1 源同步时钟13-15
- 2.2 源同步时序要求15-16
- 2.3 Bank、Rank及内存模块16-17
- 2.4 IBIS模型17
- 2.5 接口逻辑电平17-18
- 2.6 转换速率减额表(Slew Rate Derating)18-20
- 2.7 “Stratix Ⅳ GX FPGA Development Board”电路板简介20-21
- 2.8 DDR3时序关键信号介绍21-23
- 2.9 关键时序参数介绍23-27
- 2.10 本章小结27-28
- 第三章 基于Candence的DDR3时序仿真28-42
- 3.1 Cadence软件介绍28
- 3.2 仿真前的准备工作28-30
- 3.2.1 IBIS模型的验证与修改28-29
- 3.2.2 ODT的选择29-30
- 3.3 时钟信号仿真与分析30-31
- 3.4 数据总线的仿真分析31-34
- 3.5 数据选通信号仿真与分析34-38
- 3.5.1 数据选通信号“写”操作时仿真分析35-36
- 3.5.2 数据选通信号“读”操作时仿真与分析36-37
- 3.5.3 数据信号和数据选通信号的联合仿真37-38
- 3.6 仿真和实测对比38-40
- 3.6.1 测试环境与仪器介绍38-39
- 3.6.2 仿真与实测对比分析39-40
- 3.7 本章小结40-42
- 第四章 基于ANSYS的DDR3时序仿真42-50
- 4.1 关于ANSYS软件42
- 4.1.1 关于SIwave201442
- 4.1.2 关于Designer201442
- 4.2 SIwave2014提取传输线的S参数42-44
- 4.3 使用Designer 2014生成DDR3报告44-45
- 4.4 DDR3报告分析45-49
- 4.4.1 建立时间和保持时间45-46
- 4.4.2 时钟信号及数据选通信号46-48
- 4.4.3 上冲和下冲48-49
- 4.5 本章小结49-50
- 第五章 基于Sigrity的DDR3时序仿真50-59
- 5.1 Sigrity软件介绍50
- 5.2 仿真前准备工作50-51
- 5.3 Sigrity仿真结果51-54
- 5.3.1 关闭ODT时的“写”操作51-52
- 5.3.2 打开ODT时的“写”操作52-53
- 5.3.3 打开ODT时的“读”操作53-54
- 5.4 创建DDR3时序仿真报告54-57
- 5.4.1 建立和保持时间54-55
- 5.4.2 过冲和下冲55-56
- 5.4.3 数据信号的tVAC的仿真结果56-57
- 5.5 部分仿真结果和实测对比57-58
- 5.6 本章小结58-59
- 第六章 三种软件仿真对比59-63
- 6.1 仿真前准备工作对比59-60
- 6.2 仿真结果直观性对比60
- 6.3 仿真精确度60-62
- 6.4 三种软件对比62
- 6.5 本章小结62-63
- 第七章 总结和展望63-64
- 参考文献64-66
- 致谢66-67
- 作者在校期间发表的论著以及参加的项目67
【参考文献】
中国期刊全文数据库 前2条
1 陈军 ,王虎 ,国大伟;信号完整性问题及其解决方法[J];电子产品世界;2001年20期
2 胡为东;;信号完整性问题与S参数的关系[J];电子产品世界;2010年11期
中国硕士学位论文全文数据库 前1条
1 张建新;高速PCB的信号和电源完整性问题研究[D];西安电子科技大学;2012年
本文关键词:基于多种软件的DDR3的关键时序参数的仿真与分析,,由笔耕文化传播整理发布。
本文编号:391282
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/391282.html