当前位置:主页 > 科技论文 > 计算机论文 >

5Gbps高速串行接口电路的研究与设计

发布时间:2024-11-02 10:16
  由于时钟抖动、偏斜、队列间同步以及串扰噪声等各种非理想因素的影响,并行传输速率的进一步提高面临巨大的挑战。从而使得串行传输方式逐渐成为深亚微米下高速数据传输系统的主要选择。在串行传输系统中为了实现信号的高速传输、并可以节省功耗和降低成本,数据往往采用低压小摆幅的方式,LVDS和CML正是采用低电压、小摆幅、差分信号串行传输的方式,因此它们被广泛应用于PCI-Express网络物理层和高速SerDes电路中。但是标准的LVDS的传输速率目前只能达到3Gbps,为了达到自主设计的满足5Gbps及以上的超高速的PCI-Express应用要求,本文研究针对一款伪标准的LVDS接口(PLVDS)和另一款CML接口展开了设计研究工作。 本文首先基于高速信号传输理论的研究,分析了信号完整性的各种非理想因素和传输线的行为特性;然后提出了高速串行传输系统电路级和版图级的设计考虑;最后对PLVDS和CML的收发器进行电路级设计并提出了改进方案。其中,PLVDS收发器中的无偏斜单端转差分电路改善了偏斜问题,使电路性能得到了提高;带加速管电平转换电路使信号从低电平快速地转换到高电平,无须后续电路进行调整...

【文章页数】:99 页

【学位级别】:硕士

【部分图文】:

5Gbps高速串行接口电路的研究与设计



国防科学技术大学研究生院工程硕士学位论文图3一5门锁效应原理图归结起来,可以诱发门锁效应的因素有以下几种情况:l)电压信号过冲或其它原因使寄生双极晶体管的发射极正偏;2)回路电压大于触发电压Vc;3)回路电流超过维持电流Ib。但是不论什么诱发因素,根本的内在原因是纵向寄生nPn晶....


5Gbps高速串行接口电路的研究与设计



差差分分vin勺勺换电路路路「一一一一一......卜卜卜卜卜卜卜卜卜卜...共共模反馈电路路....


5Gbps高速串行接口电路的研究与设计



数据通过整形后经过两路反相器形成两路逻辑相反的信号,不同的延时会使两路信号最后到达的时间不同而产生的。因此一般不采用这种电路。解决输出信号偏斜的办法是采用如图4一5所示的无偏斜的单端转差分信号转换电路,图中的反相器5、8,它们跨接在两路反相器之间,迫使反相器6、9同时翻转,从而消....


5Gbps高速串行接口电路的研究与设计



号产生的干扰相同时,从而使其差值保持不变。即虽然这两个信号的共模电平被干扰,但差动输出并没有损坏,所以抑制了共模噪声。图4一8这种结构的电平转换速率取决于P1和PZ这两个PMOS管的沟道电阻以及输出端outa和outb所带的负载大小。同时Pl和PZ这两个交叉祸合CMOS管构成的正....



本文编号:4009437

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/4009437.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户f5dd1***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com