基于SRAM和PRAM混合主存设计
发布时间:2017-08-30 07:14
本文关键词:基于SRAM和PRAM混合主存设计
更多相关文章: 混合存储器 PRAM存储器 SRAM写缓存 低功耗 写操作次数 替换算法
【摘要】:由于DRAM芯片超高的静态功耗,使得利用DRAM构建高性能计算机系统中的大容量主存遇到能耗过大问题,这激发了对新型大容量主存结构的研究。针对上述问题,设计了一种基于SRAM和PRAM的混合主存系统,该系统将SRAM作为PRAM的专用写缓存,并将改进后的LRFU算法应用到SRAM写缓存,从而在对主存系统性能影响不大的前提下,有效降低主存系统的能耗和延长PRAM的可用时间。仿真结果显示,所设计的混合存储结构的能耗-延时积(EDP)为纯DRAM存储结构的40%;此外,与纯PRAM存储结构相比,可使PRAM的写操作次数下降28.5%,与将SRAM作为Cache相比,PRAM写次数下降13%。
【作者单位】: 杭州电子科技大学通信工程学院;
【关键词】: 混合存储器 PRAM存储器 SRAM写缓存 低功耗 写操作次数 替换算法
【基金】:国家自然科学基金(No.61100044) 浙江省科技计划资助项目(No.2013C31100)
【分类号】:TP333
【正文快照】: 1引言随着计算机系统处理能力的不断提升,它所需要的主存容量也越来越大,这种趋势导致主存系统的能耗在系统总能耗中的占比不断攀升[1]。例如,在服务器应用领域,主存系统的能耗大约占到系统能耗的40%[2]。造成这种局面的主要原因在于目前主要以DRAM(DynamicRandom Access Memo,
本文编号:757928
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/757928.html